WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2004034425) POWER SUPPLY CONTROL CIRCUITS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2004/034425    International Application No.:    PCT/US2003/030300
Publication Date: 22.04.2004 International Filing Date: 29.09.2003
IPC:
H02J 1/08 (2006.01)
Applicants: LATTICE SEMICONDUCTOR CORPORATION [US/US]; 5555 NE Moore Ct, Hillsboro, OR 97124 (US)
Inventors: NIKOLOV, Ludmil; (GB).
KLEIN, Hans; (US).
RICKARD, Geoffrey; (GB)
Agent: BECKER, Mark; 5555 NE Moore Ct, Hillsboro, OR 97124 (US)
Priority Data:
10/269,450 10.10.2002 US
Title (EN) POWER SUPPLY CONTROL CIRCUITS
(FR) CIRCUITS DE COMMANDE D'ALIMENTATION ELECTRIQUE
Abstract: front page image
(EN)Power supply sequencing systems and methods are disclosed. In one embodiment, a programmable charge pump supplies a programmable current source, which drives an external NFET that controls whether power is supplied to a device or a portion of circuitry. The maximum voltage and the turn-on ramp rate supplied to the NFET are programmable and, therefore, the NFET can be operated safely within its rated limits without requiring external protection devices. If a high-voltage output terminal is not required to drive an external NFET, the output terminal, in accordance with another embodiment, may be configured to function as an open drain logic output terminal.
(FR)Cette invention concerne des systèmes et des procédés de mise sous tension progressive. Dans un mode de réalisation, une pompe de charge programmable fournit une source de courant programmable qui entraîne un NFET extérieur qui détermine si la puissance est fournie à un dispositif ou une partie de circuit. La tension maximum et la vitesse de montée de mise en marche du NFET sont programmables, ce qui permet audit NFET de fonctionner en toute sécurité dans ses limites assignées sans que des dispositifs de protection extérieurs soient nécessaires. Si un terminal de sortie haute tension n'est pas nécessaire pour entraîner un NFET extérieur, le terminal de sortie, conformément à un autre mode de réalisation, peut être conçu pour fonctionner comme terminal de sortie logique à drain ouvert.
Designated States: DE, GB, JP.
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, RO, SE, SI, SK, TR).
Publication Language: English (EN)
Filing Language: English (EN)