WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2004032597) SYSTEM AND METHOD FOR MAINTAINING AN ACCURATE FREQUENCY ON A VOLTAGE CONTROLLED OSCILLATOR
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2004/032597    International Application No.:    PCT/US2003/032158
Publication Date: 22.04.2004 International Filing Date: 09.10.2003
Chapter 2 Demand Filed:    10.05.2004    
IPC:
H03L 7/08 (2006.01), H03L 7/14 (2006.01)
Applicants: ACORN PACKET SOLUTIONS, LLC [US/US]; 2010 Corporate Ridge, Suite 700, McLean, VA 22102 (US) (For All Designated States Except US).
SKERRITT, Michael [US/US]; (US) (For US Only)
Inventors: SKERRITT, Michael; (US)
Agent: SHAPIRO, Mitchell, W.; Miles & Stockbridge P.C., 1751 Pinnacle Drive, Suite 500, McLean, VA 22102 (US)
Priority Data:
60/416,924 09.10.2002 US
Title (EN) SYSTEM AND METHOD FOR MAINTAINING AN ACCURATE FREQUENCY ON A VOLTAGE CONTROLLED OSCILLATOR
(FR) SYSTEME ET PROCEDE DESTINES A MAINTENIR UNE FREQUENCE APPROPRIEE SUR UN OSCILLATEUR A TENSION CONTROLEE
Abstract: front page image
(EN)A method for phase-locking a voltage controlled oscillator (210) is disclosed. The method comprises receiving, at a phase detector (202), a phase input signal (216) and a phase feedback signal (213) from the voltage controlled oscillator (210); measuring (204) a pulse width property of an error signal (218) output from the phase detector (202) to obtain a pulse width property measurement; storing the pulse width property measurement in a memory (220); and generating (214) a new signal (226) from the stored pulse width property measurement to phase-lock the voltage controlled oscillator (210). The method of the present invention may be used to calibrate a clock, in clock holdover and in qualification of clock sources.
(FR)L'invention concerne un procédé destiné au verrouillage de phase d'un oscillateur à tension contrôlée. Ce procédé consiste à recevoir, au niveau d'un détecteur de phase un signal d'entrée de phase et un signal de rétroaction de phase à partir d'un oscillateur à tension contrôlée; à mesurer une propriété de largeur d'impulsions d'une sortie de signal d'erreur à partir d'un détecteur de phase en vue d'obtenir une mesure de propriété de largeur d'impulsions; à stocker la mesure de propriété de largeur d'impulsions dans une mémoire; et à produire un nouveau signal à partir de cette mesure en vue du verrouillage de phase de l'oscillateur à tension contrôlée. Le procédé de cette invention peut également être utilisé en vue d'étalonner une horloge, en maintien d'horloge et en qualification de sources d'horloge.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, US, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)