WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2004027982) LINEAR POWER AMPLIFIER WITH MULTIPLE OUTPUT POWER LEVELS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2004/027982    International Application No.:    PCT/US2003/031018
Publication Date: 01.04.2004 International Filing Date: 19.09.2003
Chapter 2 Demand Filed:    12.04.2004    
IPC:
H03F 1/02 (2006.01), H03F 1/30 (2006.01)
Applicants: TRIQUINT SEMICONDUCTOR, INC. [US/US]; 2300 N.E. Brookwood Parkway, Hillsboro, OR 97124 (US)
Inventors: APEL, Thomas, R.; (US).
JUNEJA, Tarun; (US)
Agent: HOFFMAN, E., Eric; Bever, Hoffman & Harms, LLP, 1432 Concannon Blvd., Bldg. G, Livermore, CA 94550-6006 (US)
Priority Data:
60/412,342 20.09.2002 US
60/416,039 04.10.2002 US
10/666,552 19.09.2003 US
Title (EN) LINEAR POWER AMPLIFIER WITH MULTIPLE OUTPUT POWER LEVELS
(FR) AMPLIFICATEUR DE PUISSANCE LINEAIRE A NIVEAUX MULTIPLES DE PUISSANCE DE SORTIE
Abstract: front page image
(EN)A power amplifier stage has a first amplifier subsection and a second amplifier subsection coupled in a parallel configuration. The first amplifier subsection receives a signal to be amplified and the second amplifier subsection receives the signal to be amplified via a first impedance inverter. The amplified output signal of the first amplifier subsection is passed through a second impedance inverter and is combined with the amplified output signal from the second amplifier subsection. In a low power mode, the first amplifier subsection operates as a linear amplifier and the second subsection is biased off. In a high power mode, both the first and second amplifier subsections operate as linear amplifiers. Selecting the impedances of the second delay element and the first amplifier to be equal improves the amplifier efficiency during both high and low power mode.
(FR)Un étage d'amplificateur de puissance comprend une première sous-section d'amplificateur et une seconde sous-section d'amplificateur couplées en une configuration parallèle. La première sous-section d'amplificateur reçoit un signal à amplifier et la seconde sous-section d'amplificateur reçoit le signal à amplifier via une première ligne de retard. Le signal de sortie amplifié de la première sous-section d'amplificateur est passé à travers un second onduleur d'impédance et il est combiné au signal de sortie amplifié provenant de la seconde sous-section d'amplificateur. En mode de basse puissance, la première sous-section d'amplificateur fonctionne à la manière d'un amplificateur linéaire et la seconde sous-section est bloquée. En mode de haute puissance, à la fois les première et seconde sous-sections d'amplificateur fonctionnent comme amplificateurs linéaires. La sélection des impédances du second élément de retard et du premier amplificateur à un niveau égal est essentielle pour un fonctionnement en mode haute puissance et elle améliore considérablement le rendement de l'amplificateur en mode basse puissance.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, EG, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NI, NO, NZ, OM, PG, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, SY, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)