WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2004010433) DATA RECORDING/REPRODUCTION DEVICE AND DATA RECORDING/REPRODUCTION METHOD
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2004/010433    International Application No.:    PCT/JP2003/009256
Publication Date: 29.01.2004 International Filing Date: 22.07.2003
IPC:
G11B 20/12 (2006.01), G11B 20/18 (2006.01)
Applicants: SONY CORPORATION [JP/JP]; 7-35, Kitashinagawa 6-chome, Shinagawa-ku, Tokyo 141-0001 (JP) (For All Designated States Except US).
NAKAGAWA, Toshiyuki [JP/JP]; (JP) (For US Only).
KONDOU, Keitarou [JP/JP]; (JP) (For US Only).
ETO, Hiroaki [JP/JP]; (JP) (For US Only).
SHIMPUKU, Yoshihide [JP/JP]; (JP) (For US Only)
Inventors: NAKAGAWA, Toshiyuki; (JP).
KONDOU, Keitarou; (JP).
ETO, Hiroaki; (JP).
SHIMPUKU, Yoshihide; (JP)
Agent: NAKAMURA, Tomoyuki; c/o Miyoshi International Patent Office, 9th Floor, Toranomon Daiichi Building, 2-3, Toranomon 1-chome, Minato-ku, Tokyo 105-0001 (JP)
Priority Data:
2002-214318 23.07.2002 JP
Title (EN) DATA RECORDING/REPRODUCTION DEVICE AND DATA RECORDING/REPRODUCTION METHOD
(FR) DISPOSITIF D'ENREGISTREMENT/LECTURE DE DONNEES ET PROCEDE D'ENREGISTREMENT/LECTURE DES DONNEES
(JA) データ記録再生装置及びデータ記録再生方法
Abstract: front page image
(EN)Error correction is possible for random errors and burst errors in a wider range. By evading the retry operation, it is possible to perform stable data reproduction without lowering the transfer rate. In addition to the conventional C1 correction which is an error correction on one sector basis, a C2 correction is added for correction between sectors. An error correction unit (ECC block) consisting of C1 + C2 is completed within a track. That is, the ECC block unit is basically in one track (Fig. 6, Fig. 8). Thus, there is no case that two ECC block units are contained in one track.
(FR)L'invention concerne la correction d'erreur, possible pour les erreurs aléatoires et les paquets d'erreurs dans une gamme plus large. En se soustrayant à l'opération de réessai, il est possible d'exécuter une lecture de données stable sans réduction de la vitesse de transfert. En plus de la correction classique C1, qui est une correction d'erreur associée à un secteur, une correction C2 est ajoutée pour la correction entre secteurs. Une unité de correction d'erreur (bloc ECC) comprenant C1 + C2 est complète dans une piste, c'est-à-dire que l'unité du bloc ECC se trouve essentiellement dans une seule piste (Fig.6, Fig.8). Ainsi, en aucun cas deux unités de bloc EEC ne sont, en aucun cas, contenues dans une seule piste.
(JA) より広い範囲でのランダム・エラーやバースト・エラーに対してもエラー訂正可能で、リトライ動作を回避することにより転送速度を低下させることなく、安定したデータ再生を行う。 従来の1セクタ単位のエラー訂正であるC1訂正に加えて、セクタ間の訂正を行ったC2訂正を付加する。そして、C1+C2からなる、エラー訂正単位(ECCブロック)をトラックで完結するような構成をとる。すなわち、ECCブロック単位は1トラックを基本とする(図6、図8)。これによって、各トラックにおいては、ECCブロック単位が2つ存在することはない。
Designated States: KR, US.
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, RO, SE, SI, SK, TR).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)