WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2004006104) CONFIGURABLE MULTI-PORT MULTI-PROTOCOL NETWORK INTERFACE TO SUPPORT PACKET PROCESSING
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2004/006104    International Application No.:    PCT/US2003/020888
Publication Date: 15.01.2004 International Filing Date: 02.07.2003
Chapter 2 Demand Filed:    30.01.2004    
IPC:
G06F 13/40 (2006.01)
Applicants: INTEL CORPORATION [US/US]; 2200 Mission College Boulevard, Santa Clara, CA 95052 (US)
Inventors: VINNAKOTA, Bapiraju; (US).
LIU, Jonathan; (US).
SHAH, Saurin; (US)
Agent: MALLIE, Michael, J.; Blakely, Sokoloff, Taylor & Zafmann LLP, 12400 Wilshire Boulevard, 7th Floor, Los Angeles, CA 90025-1026 (US)
Priority Data:
10/190,851 09.07.2002 US
Title (EN) CONFIGURABLE MULTI-PORT MULTI-PROTOCOL NETWORK INTERFACE TO SUPPORT PACKET PROCESSING
(FR) INTERFACE DE RESEAU CONFIGURABLE MULTIPORT MULTIPROTOCOLE SUPPORTANT LE TRAITEMENT PAR PAQUETS
Abstract: front page image
(EN)A network interface between an internal bus and an external bus architecture having one or more external buses includes an external interface engine and an internal interface. The external interface engine (EIE) is coupled to the external bus architecture, where the external interface engine communicates over the external bus architecture in accordance with one or more bus protocols. The internal interface is coupled to the external interface engine and the internal bus, where the internal interface buffers network data between the internal bus and the external bus architecture. In one embodiment, the internal interface includes an internal interface (IIE) coupled to the internal bus, where the IIE defines a plurality of queues for the network data. An intermediate memory module is coupled to the IIE and EIE, where the intermediate memory module aggregates the network data in accordance with the plurality of queues.
(FR)L'invention concerne une interface réseau entre un bus interne et une architecture de bus externe, comportant un ou plusieurs bus externes, comprenant un moteur d'interface externe et une interface interne. Le moteur d'interface externe (EIE) est couplé à l'architecture de bus externe, ce moteur communiquant sur l'architecture de bus externe selon un ou plusieurs protocoles de bus. L'interface interne est couplée au moteur d'interface externe et au bus interne, l'interface interne tamponnant les données de réseau entre le bus interne et l'architecture de bus externe. Dans un mode de réalisation, l'interface interne comprend une interface interne (IIE) couplée au bus interne, où l'IIE définit plusieurs files d'attente pour les données de réseau. Un module mémoire intermédiaire est couplé à l'IIE et à l'EIE, ce module mémoire intermédiaire agrégeant les données de réseau selon les files d'attente.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, OM, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)