WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2004003779) HANDLING NODE ADDRESS FAILURE IN A DISTRIBUTED NODAL SYSTEM OF PROCESSORS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2004/003779    International Application No.:    PCT/EP2003/007137
Publication Date: 08.01.2004 International Filing Date: 13.06.2003
Chapter 2 Demand Filed:    13.01.2004    
IPC:
G06F 11/00 (2006.01), G06F 11/20 (2006.01), G06F 15/177 (2006.01), G06F 15/80 (2006.01), H04L 29/06 (2006.01), H04L 29/12 (2006.01)
Applicants: INTERNATIONAL BUSINESS MACHINES CORPORATION [US/US]; New Orchard Road, Armonk, NY 10504 (US).
COMPANIE IBM FRANCE [FR/FR]; Tour Descartes, La Défense 5, 2, avenue Gambetta, F-9400 Courbevoie (FR) (MC only)
Inventors: GOODMAN, Brian, Gerard; (US).
HILL, Ronald, Faye, Jr.; (US).
JESIONOWSKI, Leonard, George; (US).
YARDY, Raymond; (US)
Agent: DE PENA, Alain; Compagnie IBM France, Direction de la Propriété Intellectuelle, F-06610 La Gaude (FR)
Priority Data:
10/179,186 26.06.2002 US
Title (EN) HANDLING NODE ADDRESS FAILURE IN A DISTRIBUTED NODAL SYSTEM OF PROCESSORS
(FR) PRISE EN CHARGE DES ERREURS D'ADRESSAGE DANS UN SYSTEME NODAL DISTRIBUE DE PROCESSEURS
Abstract: front page image
(EN)Addressing failure is handled in a nodal system of processor nodes, which comprise at least one processor and at least one interface to a network. Upon detection of a node address failure of a processor node for the network, such as lack of a node address, or presence of a duplicate address, the processor node is disabled from the network, thereby temporarily failing the processor node so that the system remains operational. An alternate node address stored in nonvolatile memory may be selected that avoids the node address failure.
(FR)La présente invention concerne la prise en charge des erreurs d'adressage dans un système nodal de processeurs comprenant au moins un processeur et au moins une interface réseau. Lorsqu'une erreur d'adressage associée à un processeur se produit, l'erreur d'adressage pouvant être due à l'absence d'une adresse de noeud ou la présence d'un doublon, le processeur est désactivé. Cette opération permet de désactiver provisoirement le processeur tout en laissant le système opérationnel. Une autre adresse de noeud stockée dans une mémoire rémanente peut être sélectionnée pour éviter l'erreur d'adressage.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, OM, PH, PL, PT, RO, RU, SD, SE, SG, SK, SL, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)