WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2003085918) IN-PROTOCOL IMPEDANCE COMPENSATION CONTROL
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2003/085918    International Application No.:    PCT/US2003/008889
Publication Date: 16.10.2003 International Filing Date: 21.03.2003
Chapter 2 Demand Filed:    22.08.2003    
IPC:
H04L 25/12 (2006.01)
Applicants: INTEL CORPORATION [US/US]; (a Delawere Corporation), 2200 Mission College Boulevard, Santa Clara, CA 95052 (US)
Inventors: BEDWANI, Serge; (US).
OOI, Thien Ern; (MY)
Agent: MALLIE, Michael, J.; Blakely, Sokoloff, Taylor & Zafman, 12400 Wilshire Boulevard, 7th Floor, Los Angeles, CA 90025 (US)
Priority Data:
10/112,028 29.03.2002 US
Title (EN) IN-PROTOCOL IMPEDANCE COMPENSATION CONTROL
(FR) CONTROLE DE COMPENSATION D'IMPEDANCE DANS LE PROTOCOLE
Abstract: front page image
(EN)One embodiment of a technique for performing impedance compensation update operations without causing potential data corruption problems includes taking advantage of protocol idle periods, where synchronization primitives, filler data, and alignment primitives are being transmitted. For example, a serial interconnect controller may take control of the interconnect by initiating a dummy transaction. The controller can then perform an impedance compensation update operation while it is assured that no data transfers are occurring. After an appropriate settling time and after a transmission of an alignment primitive, the controller can complete the dummy transaction by issuing a noop. This process may be re-performed periodically.
(FR)Dans un mode de réalisation, l'invention concerne une technique destinée à réaliser des opérations de mise à jour de compensation d'impédance sans risque de provoquer d'éventuels problèmes de corruption de données. Cette technique consiste à tirer parti de périodes de repos de protocole où des primitives de synchronisation, des données de remplissage et des primitives d'alignement sont en cours de transmission. Par exemple, un contrôleur d'interconnexion en série peut prendre contrôle de l'interconnexion par lancement d'une transaction factice. Le contrôleur peut alors réaliser une opération de mise à jour de compensation d'impédance tant qu'aucun transfert de données ne se produit. Après un temps de réglage approprié et après la transmission d'une primitive d'alignement, le contrôleur peut terminer la transaction factice par émission d'une instruction ineffective. Ce procédé peut être réitéré périodiquement.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NI, NO, NZ, OM, PH, PL, PT, RO, RU, SC, SD, SE, SG, SK, SL, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, RO, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)