WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2003075611) A CIRCUIT, APPARATUS AND METHOD HAVING A CROSS-COUPLED LOAD WITH CURRENT MIRRORS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2003/075611    International Application No.:    PCT/US2003/002572
Publication Date: 12.09.2003 International Filing Date: 30.01.2003
IPC:
G05F 3/26 (2006.01)
Applicants: RAMBUS, INC. [US/US]; 4440 El Camino Real, Los Altos, CA 94022 (US)
Inventors: WANG, Yueyong; (US).
TRAN, Chanh; (US)
Agent: DENIRO, Kirk, J.; Vierra Magen Marcus Harmon & DeNiro LLP, 685 Market Street, Suite 540, San Francisco, CA 94105 (US)
Priority Data:
10/085,782 28.02.2002 US
Title (EN) A CIRCUIT, APPARATUS AND METHOD HAVING A CROSS-COUPLED LOAD WITH CURRENT MIRRORS
(FR) CIRCUIT, APPAREIL ET PROCEDE A CHARGE COUPLEE TRANSVERSALEMENT AVEC MIROIRS DE COURANT
Abstract: front page image
(EN)A circuit for providing a cross-coupled load with built-in current mirrors. The circuit (300) includes a first node (301) and a second node (302). A first transistor (307) is coupled to the first node and a second transistor (312) is coupled to the second node. The circuit further includes a first control circuit (303, 304, 308, 309, 314, 315) and a second control circuit (305, 306, 310, 311, 316, 317). The first control circuit is coupled to the first transistor gate and the second node. The second control circuit is coupled to the second transistor gate and the first node.
(FR)Des modes de réalisation de cette invention concernent un circuit, un appareil et un procédé permettant de produire une charge couplée transversalement avec des miroirs de courant incorporés. Dans un mode de réalisation de la présente invention, un circuit comprend un premier noeud générant une première tension variable et un second noeud générant une seconde tension variable. Dans un autre mode de réalisation, un signal d'horloge engendre les première et seconde tensions variables. Un premier transistor est couplé au premier noeud et engendre un premier courant sensible à une première tension de commande appliquée à la grille du premier transistor. Un second transistor est couplé au second noeud et engendre un second courant sensible à une seconde tension de commande appliquée à la grille du second transistor. Les premier et second transistors fonctionnent dans une zone de saturation. Un premier circuit de commande est couplé à la grille du premier transistor et au second noeud. Le premier circuit de commande produit la première tension de commande sensible à la première tension variable. Un second circuit de commande est couplé à la grille du second transistor et au premier noeud. Ce second circuit de commande produit la seconde tension de commande sensible à la seconde tension variable. Dans un autre mode de réalisation de cette invention, les premier et second courants sont utilisés pour engendrer un signal de correction de facteur de charge.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, OM, PH, PL, PT, RO, RU, SD, SE, SG, SK, SL, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)