WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2003075505) SYNCHRONIZATION DETECTION METHOD AND ITS CIRCUIT, AND RADIO BASE STATION
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2003/075505    International Application No.:    PCT/JP2003/002477
Publication Date: 12.09.2003 International Filing Date: 04.03.2003
Chapter 2 Demand Filed:    29.07.2003    
IPC:
H04L 7/04 (2006.01)
Applicants: HITACHI KOKUSAI ELECTRIC INC. [JP/JP]; 14-20, Higasahi-Nakano 3-chome, Nakano-ku, Tokyo 164-8511 (JP) (For All Designated States Except US).
COMMUNICATIONS RESEARCH LABORATORY,INDEPENDENT ADMINISTRATIVE INSTITUTION [JP/JP]; 2-1, Nukui-Kitamachi 4-chome, Koganei-shi, Tokyo 184-8795 (JP) (For All Designated States Except US).
TAKAHASHI, Tsutomu [JP/JP]; (JP) (For US Only).
HAMAGUCHI, Kiyoshi [JP/JP]; (JP) (For US Only).
OGAWA, Hiroyo [JP/JP]; (JP) (For US Only)
Inventors: TAKAHASHI, Tsutomu; (JP).
HAMAGUCHI, Kiyoshi; (JP).
OGAWA, Hiroyo; (JP)
Agent: TAKASAKI, Yoshihiro; Mitoya Bldg., 2-28, Azumakami-cho, Kashiwa-shi, Chiba 277-0011 (JP)
Priority Data:
2002-60636 06.03.2002 JP
Title (EN) SYNCHRONIZATION DETECTION METHOD AND ITS CIRCUIT, AND RADIO BASE STATION
(FR) PROCEDE DE DETECTION DE SYNCHRONISATION ET SON CIRCUIT, ET STATION RADIO DE BASE
Abstract: front page image
(EN)Frame synchronization and clock synchronization can be established with a simple structure, the control accuracy is improved, and the synchronizing time is shortened. A correlation section (1) determines the correlation value between L values at consecutive clock positions the number of which is equivalent to the frame synchronization pattern length L of the inputted demodulated I, Q signals and a frame synchronization pattern (2) while shifting the position by one clock so as to obtain a time series of correlation values. A maximum value detecting section (4) detects the maximum value in the time series, produces a frame synchronization timing pulse (FP) from the position, and outputs the pulse (FP). A calculation section (5) determines the difference &Dgr;C between two correlation values a predetermined number of clocks before and after from the maximum correlation value. The difference is D/A-converted, and the output frequency of a VCXO (7) is controlled, thereby synchronizing the clock phase.
(FR)Il est possible d'établir une synchronisation de trame et d'horloge au moyen d'une structure simple, la précision de commande étant améliorée et la durée de synchronisation raccourcie. Une section de corrélation (1) détermine une valeur de corrélation entre des valeurs L à des positions d'horloge consécutives dont le nombre est équivalent à la longueur de motif de synchronisation de trame L des signaux I et Q entrés démodulés et un motif de synchronisation (2) de trame tout en décalant la position d'une horloge afin d'obtenir une série temporelle de valeurs de corrélation. Une section de détection (4) de valeurs maximum détecte la valeur maximum dans la série temporelle, produit une impulsion de temporisation (FP) de synchronisation de trame à partir de ladite position et émet l'impulsion (FP) en sortie. Une section de calcul (5) détermine la différence $g(D)C entre deux valeurs de corrélation d'un nombre d'horloges prédéterminé avant et après la valeur de corrélation maximum. La différence est convertie numériquement/analogiquement et la fréquence de sortie d'un VCXO (7) est commandée, ce qui permet de synchroniser la phase d'horloge.
Designated States: CA, CN, KR, US.
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, RO, SE, SI, SK, TR).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)