WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2003060867) DISPLAY DRIVE CONTROL SYSTEM
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2003/060867    International Application No.:    PCT/JP2001/011548
Publication Date: 24.07.2003 International Filing Date: 27.12.2001
Chapter 2 Demand Filed:    27.12.2001    
IPC:
G02F 1/133 (2006.01), G09G 3/36 (2006.01)
Applicants: RENESAS TECHNOLOGY CORP. [JP/JP]; 4-1, Marunouchi 2-chome, Chiyoda-ku, Tokyo 100-6334 (JP) (For All Designated States Except US).
TANI, Kunihiko [JP/JP]; (JP) (For US Only).
NAKAJI, Takayuki [JP/JP]; (JP) (For US Only).
HIGUCHI, Kazuhisa [JP/JP]; (JP) (For US Only).
NAGATA, Yasushi [JP/JP]; (JP) (For US Only)
Inventors: TANI, Kunihiko; (JP).
NAKAJI, Takayuki; (JP).
HIGUCHI, Kazuhisa; (JP).
NAGATA, Yasushi; (JP)
Agent: ONODERA, Yoji; Shin-kyoubashi Dai-ichi, Nagaoka Bldg., 9-8, Hacchobori 3-chome, Chuo-ku, Tokyo 104-0032 (JP)
Priority Data:
Title (EN) DISPLAY DRIVE CONTROL SYSTEM
(FR) SYSTEME DE COMMANDE D'AFFICHAGE
Abstract: front page image
(EN)A timing signal generator circuit that generates a timing signal for controlling the display timing of a display panel is disposed in a source driver IC manufactured by a low pressure−resistant fine process and incorporating a display memory of a large capacity. A voltage level converter circuit that converts the voltage level of the timing signal generated by the timing signal generator circuit into a voltage level that is used in a gate driver circuit formed on the display panel is disposed in a power supply IC manufactured by a high pressure−resistant process. As a result, the manufacturing cost and chip area of the source driver IC can be reduced. Additionally, it is pursued to reduce the total cost of the IC chip.
(FR)Un circuit de générateur de signal de synchronisation générant un signal pour commander la synchronisation d'affichage d'un panneau d'affichage est disposé dans un circuit imprimé (CI) de commande source, lequel est manufacturé selon un procédé de microtechnologie de faible résistance à la pression et comporte une mémoire d'affichage de grande capacité. Un circuit de conversion de niveau de tension est monté dans un CI d'alimentation électrique fabriqué selon un procédé de haute résistance à la pression, ce circuit de conversion transformant le niveau de tension du signal de synchronisation généré par le circuit de générateur de signal de synchronisation en un niveau de tension utilisé dans un circuit d'attaque de grille monté sur le panneau d'affichage. Par conséquent, les coûts de production et la surface occupée par le CI de commande source sont réduits, ladite invention visant à diminuer le coût total de la puce du circuit imprimé.
Designated States: CN, JP, KR, SG, US.
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)