WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2003060698) RECONFIGURABLE CONTROL PROCESSOR FOR MULTI-PROTOCOL RESILIENT PACKET RING PROCESSOR
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2003/060698    International Application No.:    PCT/US2003/001275
Publication Date: 24.07.2003 International Filing Date: 15.01.2003
IPC:
G06F 9/22 (2006.01)
Applicants: CHIP ENGINES [US/US]; 2575 Augustine Drive, Santa Clara, CA 95054 (US)
Inventors: KULKARNI, Paritosh; (US).
GANJI, Roxanna; (US).
SAXENA, Nirmal, Raj; (US)
Agent: SUSSEX, Elisabeth, S.; Lariviere, Grubman & Payne, LLP, P.O. Box 3140, Monterey, CA 93942 (US)
Priority Data:
60/349,045 15.01.2002 US
Title (EN) RECONFIGURABLE CONTROL PROCESSOR FOR MULTI-PROTOCOL RESILIENT PACKET RING PROCESSOR
(FR) PROCESSEUR DE COMMANDE RECONFIGURABLE DESTINE A UN PROCESSEUR MULTIPROTOCOLE A ANNEAU OPTIMISE POUR LE MODE PAQUET
Abstract: front page image
(EN)A method and system for adaptive multi-protocol resilient packet ring (RPR) processing are provided. The present invention provides optimal handling operations targeted for both legacy and evolving RPR functions related to topology discovery, fairness algorithms, and control-packet manipulation. Further, the present invention utilizes out-band paths, unique data and instruction memory constructs, and pipeline and multi-thread features to provide wire-rate performance. In one embodiment, a system of the present invention includes instruction memory (12); a fetch unit (14) associated with instruction memory (12); a decode unit (16) associated with the fetch unit (14); at least one execution unit (18) associated with the decode unit (16); a load / store unit (20) associated with the at least one execution unit (18); and data memory (22) associated with the load / store unit (20).
(FR)L'invention concerne un procédé et un système de traitement multiprotocole adaptatif à anneau optimisé pour le mode paquet (RPR). Cette invention fournit des opérations de gestion optimales ciblées à la fois pour des fonctions RPR existant et évoluant en fonction de la découverte topologique, d'algorithmes d'équité, et de la manipulation de paquet de commande. En outre, l'invention utilise des voies hors-bande, des données uniques et des constructions de mémoire d'instruction, ainsi que des caractéristiques de pipeline et multitransactionnelles en vue de produire un taux binaire de performance. Dans l'un des modes de réalisation, un système de l'invention comprend une mémoire d'instruction (12), une unité de recherche (14) associée à la mémoire d'instruction (12), une unité de décodage (16) associée à l'unité de recherche (14), au moins une unité d'exécution (18) associée à l'unité de décodage (16), une unité de charge/stockage (20) associée à l'unité d'exécution (18), et une mémoire de données (22) associée à l'unité de charge/stockage (20).
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, OM, PH, PL, PT, RO, RU, SD, SE, SG, SK, SL, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VC, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, HU, IE, IT, LU, MC, NL, PT, SE, SI, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)