WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2003009515) CONFIGURABLE SWITCH WITH SELECTABLE LEVEL SHIFTING
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2003/009515    International Application No.:    PCT/US2002/020930
Publication Date: 30.01.2003 International Filing Date: 02.07.2002
Chapter 2 Demand Filed:    14.02.2003    
IPC:
H03K 17/06 (2006.01), H03K 17/30 (2006.01), H04L 12/56 (2006.01)
Applicants: FAIRCHILD SEMICONDUCTOR CORPORATION [US/US]; 82 Running Hill Road, South Portland, ME 04106 (US)
Inventors: ROWE, Brent; (US).
SLEDJESKI, Lee; (US)
Agent: PAUL, Edwin, H.; Cesari and McKenna, LLP, 88 Black Falcon Avenue, Boston, MA 02210 (US)
Priority Data:
09/906,412 16.07.2001 US
Title (EN) CONFIGURABLE SWITCH WITH SELECTABLE LEVEL SHIFTING
(FR) COMMUTATEUR CONFIGURATION A TRANSLATION DE NIVEAU SELECTIONNABLE
Abstract: front page image
(EN)A configurable bus switch is described where the bus switches (24) are grouped into combinations as determined by logic inputs (20). NMOS transistors are the bus switches of choice, and programmable logic inputs select and enable groupings of these switches. Switch enable signal (28) drive the NMOS transistor gates and turn on or off the groups according to the programmable logic inputs. Level shifting and undervoltage protection circuitry is described in preferred embodiments.
(FR)L'invention concerne un commutateur de bus configurable dans lequel les commutateurs sont groupés en combinaison tels que déterminés par des entrées logiques. Des transistors NMOS sont des commutateurs de bus de choix, et des entrées logiques programmables sélectionnent et permettent le groupement de ces commutateurs. Des signaux d'activation de commutateurs entraînent les grilles du transistor NMOS et mettent sous tension ou hors tension les groupes en fonction des entrées logiques programmables. Dans des modes de réalisation préférés, on décrit la translation de niveau et les circuits de protection contre les sous-tensions.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, OM, PH, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, BG, CH, CY, CZ, DE, DK, EE, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, SK, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)