WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2003005219) MULTIPROCESSOR SYSTEM AND METHOD FOR OPERATING A MULTIPROCESSOR SYSTEM
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2003/005219    International Application No.:    PCT/IB2002/002337
Publication Date: 16.01.2003 International Filing Date: 20.06.2002
IPC:
G06F 9/46 (2006.01)
Applicants: KONINKLIJKE PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1, NL-5621 BA Eindhoven (NL) (AT, BE, CH, CN, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, JP, LU, MC, NL, PT, SE, TR only).
KANG, I-Chih [NL/NL]; (NL) (For US Only).
GANGWAL, Om, P. [IN/NL]; (NL) (For US Only).
NIEUWLAND, Andre, K. [NL/NL]; (NL) (For US Only)
Inventors: KANG, I-Chih; (NL).
GANGWAL, Om, P.; (NL).
NIEUWLAND, Andre, K.; (NL)
Agent: DE JONG, Durk, J.; Internationaal Octrooibureau B.V., Prof. Holstlaan 6, NL-5656 AA Eindhoven (NL)
Priority Data:
01202517.7 29.06.2001 EP
Title (EN) MULTIPROCESSOR SYSTEM AND METHOD FOR OPERATING A MULTIPROCESSOR SYSTEM
(FR) SYSTEME MULTIPROCESSEUR ET PROCEDE POUR FAIRE FONCTIONNER UN SYSTEME MULTIPROCESSEUR
Abstract: front page image
(EN)A multiprocessor system according to the invention comprises at least a dedicated processor (1, 6) and a further processor (1, 3), and a memory (1, 5) shared by the processors. The shared memory (1, 5) and processors (1, 6, 1, 3) are coupled to an interconnect ion network (1, 7). The processors are arranged for transferring data to each other via a buffer (2, 1) in accordance with a synchronization protocol. The dedicated processor (1, 3) comprises facilities for administrating information relating to the synchronization protocol and a copy of at least part of this information is maintained in the shared memory (2, 1).
(FR)L'invention concerne un système multiprocesseur comprenant au moins un processeur spécialisé (1.6) et un autre processeur (1.3), ainsi qu'une mémoire (1.5) partagée par les processeurs. La mémoire partagée (1.5) et les processeurs (1.6, 1.3) sont couplés à un réseau d'interconnexion (1.7). Les processeurs sont disposés pour le transfert mutuel de données par l'intermédiaire d'une mémoire tampon (2.1) conformément à un protocole de synchronisation. Le processeur spécialisé (1.3) comprend des dispositifs pour gérer les informations relatives au protocole de synchronisation, une copie d'une partie au moins de ces informations étant conservée dans la mémoire partagée (2.1).
Designated States: CN, JP, US.
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR).
Publication Language: English (EN)
Filing Language: English (EN)