WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2003003197) SYSTEM-ON-A-CHIP CONTROLLER
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2003/003197    International Application No.:    PCT/US2002/020619
Publication Date: 09.01.2003 International Filing Date: 28.06.2002
IPC:
G06F 9/318 (2006.01), G06F 9/38 (2006.01), G06F 15/78 (2006.01), G06T 1/20 (2006.01)
Applicants: OAK TECHNOLOGY, INC. [US/US]; 1390 Kifer Road Sunnyvale, CA 94086 (US)
Inventors: EPSTEIN, Neil, B.; (US).
PRATT, Steven, J.; (US).
ANDREE, Fred, W.; (US).
LANDMANN, Joerg; (DE).
HELLMAN, Timothy, M.; (US).
MARKS, Karl, M.; (US).
BRISSETTE, James, W.; (US)
Agent: MARTINSON, Leigh, J.; Testa, Hurwitz & Thibeault, LLP High Street Tower 125 High Street Boston, MA 02110 (US)
Priority Data:
60/302,138 28.06.2001 US
Title (EN) SYSTEM-ON-A-CHIP CONTROLLER
(FR) UNITE DE COMMANDE DE SYSTEME SUR PUCE
Abstract: front page image
(EN)A system-on-a chip controller having a first processor. The first processor provides control processing and image processing. The second processor provides image processing. The processors receive data from an external source through a data bus. Also, the controller can include a third controller to provide I/O functionality to an external device. The second processor processes the stored data in either a row or column configuration. A fixed-length instruction word can be decoded into two instructions, an operation instruction and an I/O instruction, and can be used to process the data. The I/O instruction can be disposed in an unused bit field of the operation instruction.
(FR)L'invention concerne une unité de commande de système sur puce équipée d'un premier processeur et d'un second processeur. Le premier processeur sert au traitement de commande et au traitement d'image. Le second processeur sert au traitement d'image. Les processeurs reçoivent des données d'une source externe par l'intermédiaire d'un bus de données. L'unité de commande peut également comprendre un troisième processeur fournissant une fonctionnalité E/S à un dispositif externe. Le second processeur traite les données stockées dans une configuration de rangées ou de colonnes. Un mot d'instruction à longueur fixe peut être décodé en deux instructions, une instruction d'exploitation et une instruction E/S, et peut également être utilisé pour traiter les données. L'instruction E/S peut être située dans un champ de bits non utilisé de l'instruction d'exploitation.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, OM, PH, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)