WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2003003147) METHOD AND SYSTEM FOR CHIP DESIGN USING REMOTELY LOCATED RESOURCES
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2003/003147    International Application No.:    PCT/US2002/018213
Publication Date: 09.01.2003 International Filing Date: 06.06.2002
Chapter 2 Demand Filed:    08.01.2003    
IPC:
G06F 17/50 (2006.01)
Applicants: CADENCE DESIGN SYSTEMS, INC. [US/US]; 2655 Seely Avenue, San Jose, CA 95134 (US)
Inventors: ZIZZO, Claudio; (GB)
Agent: MEI, Peter, C.; Bingham McCutchen LLP, Three Embarcadero Center, Suite 1800, San Francisco, CA 94111-4067 (US)
Priority Data:
09/877,419 08.06.2001 US
Title (EN) METHOD AND SYSTEM FOR CHIP DESIGN USING REMOTELY LOCATED RESOURCES
(FR) PROCEDE ET SYSTEME DE CONCEPTION DE PUCES EXPLOITANT DES RESSOURCES ELOIGNEES
Abstract: front page image
(EN)A multi-faceted design platform (104) acts as a tool for front-end hardware IC designers who design complex core base System on Chip. The design platform (104) uses a network such as the Internet (230) to search and gain access to previously designed virtual core blocks. The design platform (104) provides a means to select (306) and transfer (308) all relevant information regarding the selected virtual core blocks and allows the designer to immediately incorporate the virtual core block into the new SoC design. The design platform (104) further generates the appropriate source code files (320) for immediate use with a plurality of known verification tools to verify both the integration and connectivity of the virtual core blocks as well as the basic functionalities of the SoC design.
(FR)L'invention concerne une plate-forme polyvalente servant d'outil aux concepteurs de CI pour matériel frontal chargés de la conception de systèmes sur puce (SoC) à coeurs complexes. Cette plate-forme de conception fait appel à un réseau tel qu'Internet pour rechercher et accéder à des blocs de coeurs virtuels conçus antérieurement. Elle offre des moyens permettant de sélectionner et de transférer toute information pertinente concernant des blocs de coeurs virtuels choisis et permet au concepteur d'incorporer immédiatement le bloc de coeur virtuel dans un nouveau schéma de système sur puce. La plate-forme génère en outre les fichiers de code source appropriés utilisables immédiatement avec une pluralité d'outils de vérification connus, permettant de vérifier à la fois l'intégration et la connectivité des blocs de coeurs virtuels, ainsi que les fonctionnalités fondamentales du schéma du système sur puce. Les outils et les services auxquels les utilisateurs peuvent accéder à travers la plate-forme de conception comprennent des outils de logiciel EDA (conception électronique assistée par ordinateur), des informations concernant les composants électroniques, des bases de données de composants électroniques concernant les éléments (ou élément dynamiques), des ressources de calcul et de traitement, des blocs de circuits virtuels, et la fabrication de circuits intégrés. Les utilisateurs et les fournisseurs connectés à cette plate-forme de conception peuvent fournir de tels outils et services dans leur totalité ou de manière partielle. Des options figurant dans un menu ou un autre format adéquat permettant d'identifier les outils et les services disponibles sont présentés aux utilisateurs accédant à la plate-forme de conception, et permettent à ces derniers de terminer plus rapidement la conception des circuits grâce à l'accès à un large éventail d'outils et de services à partir d'un seul lieu. Cette plate-forme de conception peut faciliter l'achat, la location ou un autre mode d'acquisition des outils et des services qu'elle permet d'offrir. L'accès à la plate-forme de conception peut être régi au moyen de diverses applications. La plate-forme peut être accueillie par un site portail ouvert présent sur Internet. Ce site portail ouvert permet à un nombre maximal d'utilisateurs et de fournisseurs d'échanger ouvertement des schémas de coeurs IP. Dans une réalisation différente, la plate-forme peut être accueillie par un site portail fermé qui limite l'accès aux schémas de coeurs IP à un petit nombre d'utilisateurs sélectionnés. Cette plate-forme de conception peut en outre être chargée directement sur divers postes de travail d'utilisateurs reliés par exemple par un réseau local d'entreprise.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, OM, PH, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TN, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZM, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZM, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)