WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2002031980) CYCLIC PHASE SIGNAL GENERATION FROM A SINGLE CLOCK SOURCE USING CURRENT PHASE INTERPOLATION
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2002/031980    International Application No.:    PCT/US2001/031941
Publication Date: 18.04.2002 International Filing Date: 12.10.2001
Chapter 2 Demand Filed:    13.05.2002    
IPC:
H03K 5/08 (2006.01), H03K 5/13 (2006.01), H03K 5/135 (2006.01), H03K 5/15 (2006.01)
Applicants: SILICON COMMUNICATION LAB, INC. [US/US]; 846 North Hillview Drive, Milpitas, CA 95035 (US) (AE, AG, AL, AM, AT, AU, AZ, BA, BB, BE, BF, BG, BJ, BR, BY, BZ, CA, CF, CG, CH, CI, CM, CN, CO, CR, CU, CY, CZ, DE, DK, DM, DZ, EE, ES, FI, FR, GA, GB, GD, GE, GH, GM, GN, GQ, GR, GW, HR, HU, ID, IE, IL, IN, IS, IT, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MC, MD, MG, MK, ML, MN, MR, MW, MX, MZ, NE, NL, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, SN, SZ, TD, TG, TJ, TM, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZW only).
CHIEH-YUAN, Chao [CN/US]; (US) (For US Only).
YUMING, Cao [CN/US]; (US) (For US Only)
Inventors: CHIEH-YUAN, Chao; (US).
YUMING, Cao; (US)
Agent: CHOU, Chien-Wei (Chris); Oppenheimer Wolff & Donnelly LLP, 1400 Page Mill Road, Palo Alto, CA 94304 (US)
Priority Data:
09/688,536 13.10.2000 US
Title (EN) CYCLIC PHASE SIGNAL GENERATION FROM A SINGLE CLOCK SOURCE USING CURRENT PHASE INTERPOLATION
(FR) GENERATION D'UN SIGNAL DE PHASE CYCLIQUE A PARTIR D'UNE SEULE SOURCE D'HORLOGE PAR INTERPOLATION DE LA PHASE COURANTE
Abstract: front page image
(EN)A system (10) and corresponding method for generating multiple phases within a single clock cycle of an input signal. The method includes the steps of generating a plurality of output signals (clk1-clk4) from an input source signal (clock), where each of the plurality of output signals represents a phase-shifted version of the input signal. Next, a pair of signals (clk_a 36, clk_b 38) from the plural output signals is selected to act as clock signals and to define the operating region within which the multiple phases are bounded.A pair of complementary weighted bias currents (I A, IB) are then provided in response to a control signal, each of the complementary bias currents being used to generate the multiple phases of the invention. The pair of weighted bias currents presented to a node are adjusted in response to the selected clock signals, the selected clock signals operating to adjust the rate of change of the weighted bias currents. Finally, a plurality of signals are provided which represent the frequency difference between the first adjusted weighted bias current and a second frequency.
(FR)L'invention concerne un système et un procédé associé permettant de générer de multiples phases dans un seul cycle d'horloge d'un signal d'entrée. Ledit procédé consiste à générer plusieurs signaux de sortie à partir d'un signal d'entrée source, chacun des signaux de sortie du signal d'entrée source représentant une version à décalage de phase du signal d'entrée. Le procédé consiste ensuite à sélectionner une paire de signaux de sortie parmi les divers signaux de sortie comme signaux d'horloge, la paire de signaux d'horloge sélectionnée définissant la région d'exploitation limitant les multiples phases. Le procédé consiste alors à générer une paire de courants de polarisation pondérés complémentaires en réponse à un signal de commande, chacun des courants de polarisation complémentaires étant utilisé pour générer les multiples phases de la présente invention. La paire de courants de polarisation pondérés est ensuite présentée à un noeud, puis ajustée en réponse à la paire de signaux d'horloge sélectionnée, la paire de signaux d'horloge sélectionnée servant à ajuster le taux de changement des courants de polarisation pondérés. Enfin, plusieurs signaux sont générés, représentant la différence de fréquence entre le premier courant de polarisation pondéré ajusté et une seconde fréquence.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, US, UZ, VN, YU, ZA, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)