WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2002031661) DATA MANAGEMENT METHOD FOR MEMORY DEVICE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2002/031661    International Application No.:    PCT/JP2001/008971
Publication Date: 18.04.2002 International Filing Date: 12.10.2001
Chapter 2 Demand Filed:    25.02.2002    
IPC:
G06F 12/02 (2006.01)
Applicants: SONY CORPORATION [JP/JP]; 7-35, Kitashinagawa 6-chome Shinagawa-ku, Tokyo 141-0001 (JP) (For All Designated States Except US).
SASAKI, Junko [JP/JP]; (JP) (For US Only)
Inventors: SASAKI, Junko; (JP)
Agent: SUGIURA, Masatomo; 7th Floor, Ikebukuro Park Bldg. 49-7, Minami Ikebukuro 2-chome Toshima-ku, Tokyo 171-0022 (JP)
Priority Data:
2000-314345 13.10.2000 JP
Title (EN) DATA MANAGEMENT METHOD FOR MEMORY DEVICE
(FR) PROCEDE DE GESTION DE DONNEES POUR UN DISPOSITIF A MEMOIRE
Abstract: front page image
(EN)A request to read data at logical address N¿log? is delivered to a memory device from a host system (Step S21). At Step S23, a data processing section calculates a physical block number N¿phy? from the logical address N¿log? and values N¿BASE?, N¿MUL? in mapping reference information. At Step S24, S25, the data processing section confirms with reference to an unusable block correspondence table that the number N¿phy? is not an unusable block. If the number N¿phy? is an unusable block, a substitute block number is used in place of the number N¿phy? at Step S26. At Step S27, the number N¿phy? is read out of a memory section and the data read is delivered to a communication section from the data processing section, and the data is further delivered from the communication section to the host system (Step S30).
(FR)Selon la présente invention, une demande de lecture de données au niveau d'une adresse logique N¿log? est transmise à un dispositif à mémoire depuis un système hôte (étape 21). A l'étape 23, une section de traitement de données calcule un numéro de bloc physique N¿phy? à partir de l'adresse logique N¿log? et des valeurs N¿BASE?, N¿MUL? en mappant des données de référence. Aux étapes 24 et 25, la section de traitement de données confirme, en référence à une table de correspondance entre des blocs inutilisables, que le numéro N¿phy? n'est pas un bloc inutilisable. Si le numéro N¿phy? est un bloc inutilisable, un numéro de bloc de substitution est utilisé à la place du numéro N¿phy? à l'étape 26. A l'étape 27, le numéro N¿phy? est extrait de la section à mémoire et les données lues sont transmises à une section de communication depuis la section de traitement de données. Ces données sont ensuite transmises de la section de communication au système hôte (étape 30).
Designated States: CN, KR, US.
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)