WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2002029553) SINGLE INSTRUCTION MULTIPLE DATA PROCESSING
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2002/029553    International Application No.:    PCT/GB2001/003744
Publication Date: 11.04.2002 International Filing Date: 21.08.2001
Chapter 2 Demand Filed:    05.04.2002    
IPC:
G06F 7/50 (2006.01), G06F 9/30 (2006.01), G06F 9/302 (2006.01), G06F 9/315 (2006.01)
Applicants: ARM LIMITED [GB/GB]; 110 Fulbourn Road Cherry Hinton Cambridge CB1 9NJ (GB)
Inventors: SYMES, Dominic, Hugo; (GB).
SEAL, David, James; (GB)
Agent: ROBINSON, Nigel, Alexander, Julian; D. Young & Co. 21 New Fetter Lane London EC2A 1DA (GB)
Priority Data:
0024311.3 04.10.2000 GB
Title (EN) SINGLE INSTRUCTION MULTIPLE DATA PROCESSING
(FR) TRAITEMENT À INSTRUCTION UNIQUE DONNÉES MULTIPLES
Abstract: front page image
(EN)A data processing system is provided with an instruction (ADD8T016) that unpacks non-adjacent portions of a data word using sign or zero extension and combines this with a single-instruction-multiple-data type arithmetic operation, such as an add, performed in response to the same instruction. The instruction is well suited to use within systems having a data path (2) including a shifting circuit (6) upstream of an arithmetic circuit (8).
(FR)L'invention concerne un système de traitement de données comportant une instruction (ADD8T016) qui décondense des parties non adjacentes d'un mot de données à l'aide d'une extension de signe ou de zéro, et combine le résultat obtenu avec une opération arithmétique du type instruction unique données multiples, p. ex. addition, mise en oeuvre en réponse à cette instruction. L'instruction convient bien pour des systèmes à chemin (2) de données incluant un circuit (6) de décalage en amont d'un circuit (8) arithmétique.
Designated States: CN, IL, IN, JP, KR, RU.
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR).
Publication Language: English (EN)
Filing Language: English (EN)