WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2002027944) DIGITAL TO ANALOG CONVERTER EMPLOYING SIGMA-DELTA LOOP AND FEEDBACK DAC MODEL
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2002/027944    International Application No.:    PCT/US2001/030056
Publication Date: 04.04.2002 International Filing Date: 26.09.2001
Chapter 2 Demand Filed:    24.04.2002    
IPC:
H03M 3/04 (2006.01)
Applicants: TERADYNE, INC. [US/US]; 321 Harrison Avenue, Boston, MA 02118 (US)
Inventors: SHEEN, Timothy, W.; (US)
Agent: RUBENSTEIN, Bruce, D.; Teradyne, Inc., 321 Harrison Avenue, Boston, MA 02118 (US)
Priority Data:
09/676,064 29.09.2000 US
Title (EN) DIGITAL TO ANALOG CONVERTER EMPLOYING SIGMA-DELTA LOOP AND FEEDBACK DAC MODEL
(FR) CONVERTISSEUR NUMERIQUE-ANALOGIQUE UTILISANT UNE BOUCLE SIGMA-DELTA ET UN MODELE DE CAN A RETROACTION
Abstract: front page image
(EN)A circuit topology and method for converting a digital input signal to an analog output signal employs a modified sigma-delta loop and a DAC, and operates with improved accuracy over a wide frequency range. A loop filter such as a digital accumulator receives an input signal proportional to the difference between a digital input signal and a feedback signal. A quantizer quantizes the output of the loop filter, and the DAC converts the quantized signal into an analog output signal. The quantized signal is also provided to a DAC model. In response to the quantized signal and behavioral information about the DAC, the DAC model varies the feedback signal to match expected output signals from the DAC, including errors introduced by the DAC. By the operation of the sigma-delta loop, the errors of the DAC are substantially reduced.
(FR)L'invention concerne une topologie de circuit et un procédé servant à transformer un signal d'entrée numérique en un signal de sortie analogique, qui utilisent une boucle sigma-delta modifiée et un CAN et fonctionnent avec une précision accrue sur une large bande de fréquences. Un filtre à boucle tel qu'un accumulateur numérique reçoit un signal d'entrée proportionnel à la différence entre un signal d'entrée numérique et un signal de rétroaction. Un quantificateur quantifie le signal de sortie du filtre à boucle, et le CAN transforme ce signal quantifié en un signal de sortie analogique. Le signal quantifié est également appliqué à un modèle de CAN. En réponse au signal quantifié et aux informations de comportement concernant le CAN, le modèle CAN fait varier le signal de rétroaction pour l'adapter à des signaux de sortie prévus provenant du CAN, qui incluent les erreurs introduites par le CAN. La boucle sigma-delta permet de réduire sensiblement les erreurs du CAN.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PH, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)