WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2002027464) ASYNCHRONOUS IMPLEMENTATION OF A MULTI-DIMENSIONAL, LOW LATENCY, FIRST-IN, FIRST-OUT (FIFO) BUFFER
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2002/027464    International Application No.:    PCT/US2001/030061
Publication Date: 04.04.2002 International Filing Date: 25.09.2001
Chapter 2 Demand Filed:    18.03.2002    
IPC:
G06F 5/08 (2006.01)
Applicants: SUN MICROSYSTEMS, INC. [US/US]; 901 San Antonio Road, Palo Alto, CA 94303 (US)
Inventors: EBERGEN, Josephus; (US)
Agent: PARK, Richard; 508 2nd Street, Suite 201, Davis, CA 95616 (US)
Priority Data:
09/677,442 29.09.2000 US
Title (EN) ASYNCHRONOUS IMPLEMENTATION OF A MULTI-DIMENSIONAL, LOW LATENCY, FIRST-IN, FIRST-OUT (FIFO) BUFFER
(FR) IMPLEMENTATION ASYNCHRONE D'UNE FILE D'ATTENTE MULTI-DIMENSIONNELLE, A TEMPS D'ATTENTE FAIBLE
Abstract: front page image
(EN)A novel FIFO data structure in the form of a multi-dimensional FIFO. For a rectangular multi-dimensional FIFO, data items are received at an input of an N-row-by-M-column FIFO array of cells and transferred to an output, via a predetermined protocol of cell transfers, in the same order as received. Transfer rules or protocol are controlled by a control circuit implemented using asynchronous pipeline modules or a control circuit relying upon transition signaling.
(FR)L'invention concerne une nouvelle structure de données FIFO sous forme d'une méthode du premier entré premier sorti (FIFO) multidimensionnelle. Pour une méthode du premier entré premier sorti multidimensionnelle rectangulaire, des articles de données sont reçus au niveau d'une entrée d'une matrice FIFO de cellules de N rangées par M colonnes, et transférés vers une sortie, par le biais d'un protocole prédéterminé de transferts de cellules, dans un ordre identique à celui dans lequel ils sont reçus. Des règles de transfert ou un protocole sont contrôlés par un circuit de contrôle installé au moyen de modules de pipelines asynchrones ou d'un circuit de contrôle reposant sur une signalisation de transition.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PH, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)