WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2002019424) ELECTRONIC ASSEMBLY COMPRISING SOLDERABLE THERMAL INTERFACE AND METHODS OF MANUFACTURE
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/2002/019424 International Application No.: PCT/US2001/026902
Publication Date: 07.03.2002 International Filing Date: 29.08.2001
Chapter 2 Demand Filed: 28.03.2002
IPC:
H01L 23/42 (2006.01) ,H01L 23/433 (2006.01)
Applicants: WORKMAN, Thomas[US/US]; US (UsOnly)
SUR, Biswajt[IN/US]; US (UsOnly)
VODRAHALLI, Nagesh[US/US]; US (UsOnly)
INTEL CORPORATION[US/US]; 2200 Mission College Boulevard Santa Clara, CA 95052, US (AllExceptUS)
Inventors: WORKMAN, Thomas; US
SUR, Biswajt; US
VODRAHALLI, Nagesh; US
Agent: VIKSNINS, Ann, S. ; Schwegman, Lundberg, Woessner & Kluth, P.A. P.O. Box 2938 Minneapolis, MN 55402, US
Priority Data:
09/652,43031.08.2000US
Title (EN) ELECTRONIC ASSEMBLY COMPRISING SOLDERABLE THERMAL INTERFACE AND METHODS OF MANUFACTURE
(FR) ENSEMBLE ELECTRONIQUE COMPRENANT UNE INTERFACE THERMIQUE SOUDABLE ET PROCEDES DE FABRICATION
Abstract: front page image
(EN) To accommodate high power densities associated with high performance integrated circuits, heat is dissipated from a surface of a die through a solderable thermal interface to a lid or integrated heat spreader. In one embodiment, the die is mounted on an organic substrate using a C4 and land grid array arrangement. In order to maximize thermal dissipation from the die while minimizing warpage of the package when subjected to heat, due to the difference in thermal coefficients of expansion between the die and the organic substrate, a thermal interface is used that has a relatively low melting point in addition to a relatively high thermal conductivity. Methods of fabrication, as well as application of the package to an electronic assembly, an electronic system, and a data processing system, are also described.
(FR) Pour obtenir de fortes densités de puissance associées à des circuits intégrés hautes performances, la chaleur est dissipée d'une surface de puce par une interface thermique soudable vers un couvercle ou dissipateur thermique. Dans une forme de réalisation, la puce est montée sur un substrat organique à l'aide d'un dispositif de type C4 et boîtier LGA. Afin de maximiser la dissipation thermique de la puce tout en limitant un gauchissement du boîtier lorsque celui-ci est soumis à la chaleur, due à la différence des coefficients thermiques d'expansion entre la puce et le substrat organique, on utilise une interface thermique qui présente un point de fusion relativement bas ainsi qu'une conductivité thermique relativement élevée. L'invention concerne aussi des procédés de fabrication, et l'application du boîtier à un ensemble électronique, à un système électronique et à un système de traitement de données.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EC, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PH, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, US, UZ, VN, YU, ZA, ZW
African Regional Intellectual Property Organization (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Eurasian Patent Office (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (EPO) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GQ, GW, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)