WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2002006915) LOW-DROPOUT VOLTAGE REGULATOR WITH IMPROVED STABILITY FOR ALL CAPACITIVE LOADS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2002/006915    International Application No.:    PCT/EP2001/007180
Publication Date: 24.01.2002 International Filing Date: 25.06.2001
IPC:
G05F 1/575 (2006.01)
Applicants: KONINKLIJKE PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1 NL-5621 BA Eindhoven (NL)
Inventors: BAKKER, Anthonius; (NL).
DE LANGEN, Klaas-Jan; (NL)
Agent: DUIJVESTIJN, Adrianus, J.; Internationaal Octrooibrueau B.V. Prof Holstlaan 6 NL-5656 AA Eindhoven (NL)
Priority Data:
60/218,773 17.07.2000 US
09/748,295 21.12.2000 US
Title (EN) LOW-DROPOUT VOLTAGE REGULATOR WITH IMPROVED STABILITY FOR ALL CAPACITIVE LOADS
(FR) REGULATEUR A FAIBLE CHUTE DE TENSION A STABILITE AMELIOREE SUR TOUTES CHARGES CAPACITIVES
Abstract: front page image
(EN)The present invention provides an LDO that is stable for all capacitive loads. Because the LDO is stable for all capacitive loads, the ESR (equivalent series resistance) inherent in any capacitive load can no longer affect the equivalent value of the combination of the ESR and the capacitive load. Thus, the invention also effectively removes the ESR restrictions on the loads. According to the present invention, a low dropout voltage regulator is provided. The regulator comprises a switching element (e.g., a transistor) having first terminal for receiving an input signal, a second terminal for providing an output signal and a control terminal; a control circuit, operably coupled to the switching element, that is configured to control the switching element; and a compensation circuit having a first segment connected between the first and control terminals of the switching element and a second segment connected between the control and second terminals of the switching element. The first segment of the compensation circuit includes a first resistor and the second segment of the compensation circuit includes a RC circuit. In one embodiment of the invention, the RC circuit includes a second resistor and a capacitor connected to each other in series. In another embodiment of the invention, the RC circuit includes a distributed RC network having a plurality of resistors and capacitors.
(FR)L'invention concerne un régulateur à faible chute de tension (LDO) stable sur toutes charges capacitives. Puisque cet LDO est stable sur toutes charges capacitives, la résistance série équivalente (ESR) inhérente à toute charge capacitive ne peut plus affecter la valeur équivalente de la combinaison de l'ESR et de la charge capacitive. Les restrictions d'ESR sur les charges sont ainsi éliminées de manière efficace. Selon la présente invention, un régulateur à faible chute de tension comprend un élément de commutation (p. ex. un transistor) équipé d'un premier terminal recevant un signal d'entrée et un second terminal émettant un signal de sortie ; un circuit de commande, couplé de manière fonctionnelle à l'élément de commutation et conçu pour commander cet élément de commutation ; et un circuit de compensation présentant un premier segment, connecté entre le premier terminal et le terminal de commande de l'élément de commutation, et un second segment connecté entre le terminal de commande et le second terminal de l'élément de commutation. Le premier segment du circuit de compensation comprend une première résistance et le second segment du circuit de compensation comprend un circuit RC. Dans un mode de réalisation de cette invention, le circuit RC comporte une seconde résistance et un condensateur reliés l'un à l'autre en série. Dans un autre mode de réalisation de l'invention, le circuit RC comprend un réseau RC réparti présentant une pluralité de résistances et condensateurs.
Designated States: JP.
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR).
Publication Language: English (EN)
Filing Language: English (EN)