WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2002003589) SYNCHRONIZATION OF ASYNCHRONOUS BACK-PRESSURE FROM ONE DESTINATION TO MULTIPLE SOURCES
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2002/003589    International Application No.:    PCT/US2001/020708
Publication Date: 10.01.2002 International Filing Date: 29.06.2001
IPC:
H04L 12/56 (2006.01)
Applicants: MARCONI COMMUNICATIONS, INC. [US/US]; 1000 Marconi Drive Warrendale, PA 15086 (US)
Inventors: SPAGNOLO, Gianfranco; (US).
SCHULZ, Jeff; (US)
Agent: SCHWARTZ, Ansel, M.; 201 N. Craig Street Suite 304 Pittsburgh, PA 15213 (US)
Priority Data:
09/607,763 30.06.2000 US
Title (EN) SYNCHRONIZATION OF ASYNCHRONOUS BACK-PRESSURE FROM ONE DESTINATION TO MULTIPLE SOURCES
(FR) SYNCHRONISATION DE CONTRE-PRESSION ASYNCHRONE D'UNE DESTINATION VERS DES SOURCES MULTIPLES
Abstract: front page image
(EN)A switch and method for switching packets. The switch includes port cards (12), each having an unstriper (14) with internal FIFO's (16) which produces back pressure whenever any FIFO has a predetermined amount of packet fragments. The unstriper has a timing mechanism that maintains the timing of unstriper operation. The switch includes fabrics (20), each connected to each port card. Each fabric has a separator which sends packet fragments to an associated unstriper and stops when the separator receives back pressure, and a fabric clock which maintains timing of separator operation at a predetermined separator delay to the timing of unstriper operation. The separator delay is greater than any back pressure propagation delay between any unstriper and separator so all separators stop sending companion fragments of the same fragment at the same time.
(FR)L'invention concerne un commutateur possédant plusieurs cartes d'accès. Chaque carte d'accès possède un regroupeur à plusieurs PEPS internes, qui produit un signal de contre-pression lorsque l'un quelconque des PEPS internes contient une quantité prédéterminée de données de fragments de paquets. Le regroupeur comporte un mécanisme de synchronisation qui permet de maintenir la synchronisation du fonctionnement du regroupeur. Le commutateur comprend plusieurs ensembles de circuits. Chaque ensemble de circuits est relié à chaque carte d'accès. Chaque ensemble de circuits comporte un séparateur qui envoie des fragments d'un paquet à un regroupeur associé et qui arrête l'envoi de fragments lorsque le séparateur reçoit un signal de contre-pression, ainsi qu'une horloge qui permet de synchroniser le fonctionnement du séparateur. Cette horloge maintient la synchronisation du fonctionnement du séparateur avec un décalage de séparateur prédéterminé par rapport à la synchronisation du regroupeur. Le décalage de séparateur est plus important que tout retard de propagation du signal de contre-pression entre l'un des regroupeurs et l'un quelconque des séparateurs de façon que tous les séparateurs arrêtent d'envoyer des fragments compagnons du même fragment dans le même cycle logique. L'invention concerne aussi un procédé de commutation de paquets consistant à remplir une mémoire interne d'un carte d'accès d'une quantité prédéterminée de fragments de paquets issus de fragments d'ensembles de circuits reliés à la carte d'accès, et à envoyer un signal de contre-pression de la carte d'accès vers les ensembles de circuits de façon que tous les ensembles de circuits arrêtent d'envoyer des fragments compagnons du même paquet au même moment. L'étape de remplissage consiste, de préférence, à remplir, de la quantité prédéterminée, au moins un des PEPS de la carte d'accès.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CO, CR, CU, CZ, DE, DK, DM, DZ, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE, TR)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)