WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2002001570) CALL OUT MEMORY WITH REDUCED SURFACE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2002/001570    International Application No.:    PCT/IL2000/000327
Publication Date: 03.01.2002 International Filing Date: 07.06.2000
IPC:
G11C 15/00 (2006.01), G11C 15/04 (2006.01)
Applicants: MEMCALL INC. [US/US]; Yano, Rina, c/o Carter, Ledyard & Milburn, 2 Wall Street, New York, NY 10005 (US) (For All Designated States Except US).
VILLARET, Yves, Emmanuel [IL/IL]; (IL) (For US Only).
PROKOPETS, Shmuel [IL/IL]; (IL) (For US Only)
Inventors: VILLARET, Yves, Emmanuel; (IL).
PROKOPETS, Shmuel; (IL)
Agent: CALDERON, Hana; Jacob & Hana Calderon, Hahilazon Street 12, Crystal Building, 52522 Ramat Gan (IL)
Priority Data:
Title (EN) CALL OUT MEMORY WITH REDUCED SURFACE
(FR) MEMOIRE A FONCTION D'APPEL, DE SURFACE REDUITE
Abstract: front page image
(EN)A memory system and method that enables locating memory cells that contain a searched data using a limited number of lines and thus reducing the necessary memory surface while at the same time accelerating the search process by limiting the search to cells having a predefined characteristic. The memory system comprises an address bus and a data bus, a row selector and a column selector and a two dimensional array of memory cells, each memory cell comprising a masking circuit, a comparator circuit, a memory bit for storing the comparison results and in some embodiments the cell also comprises a range circuit. The memory may be operated in a read and write mode or it may be operated in a novel, fast search mode.
(FR)Cette invention concerne un système et un procédé de mémoire permettant de localiser des cellules mémoire qui renferment les données recherchées au moyen d'un nombre limité de lignes et donc de réduire la surface de mémoire requise tout en accélérant le processus de recherche qui se limite alors aux cellules qui présentent une caractéristique prédéfinie. Le système de mémoire comprend un bus d'adresses et un bus de données, un sélecteur de rangées et un sélecteur de colonnes et un ensemble bidimensionnel de cellules mémoire comprenant chacune un circuit de masquage, un circuit comparateur, un bit mémoire pour le stockage des résultats de comparaison. De plus, selon certains modes de réalisation, la cellule comprend un circuit de plage. La mémoire peut être utilisée en mode de lecture et d'écriture ou bien dans un nouveau mode de recherche rapide.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, CA, CH, CN, CR, CU, CZ, DE, DK, DM, DZ, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, US, UZ, VN, YU, ZA, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)