Processing

Please wait...

Settings

Settings

Goto Application

1. WO2001059928 - BALANCED CIRCUIT ARRANGEMENT

Publication Number WO/2001/059928
Publication Date 16.08.2001
International Application No. PCT/EP2000/001134
International Filing Date 11.02.2000
Chapter 2 Demand Filed 12.01.2001
IPC
H03F 3/45 2006.1
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
FAMPLIFIERS
3Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
45Differential amplifiers
H03H 11/12 2006.1
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
11Networks using active elements
02Multiple-port networks
04Frequency selective two-port networks
12using amplifiers with feedback
H03H 11/32 2006.1
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
11Networks using active elements
02Multiple-port networks
32Balance-unbalance networks
CPC
H03F 2200/331
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
FAMPLIFIERS
2200Indexing scheme relating to amplifiers
331Sigma delta modulation being used in an amplifying circuit
H03F 3/45991
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
FAMPLIFIERS
3Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
45Differential amplifiers
45071with semiconductor devices only
45479characterised by the way of common mode signal rejection
45928using IC blocks as the active amplifying circuit
45968by offset reduction
45991by using balancing means
H03H 11/1217
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
11Networks using active elements
02Multiple-port networks
04Frequency selective two-port networks
12using amplifiers with feedback
1217using a plurality of operational amplifiers
H03H 11/32
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
11Networks using active elements
02Multiple-port networks
32Balance-unbalance networks
Applicants
  • GEORG NEUMANN GMBH [DE]/[DE] (AllExceptUS)
  • KERN, Otmar [DE]/[DE] (UsOnly)
Inventors
  • KERN, Otmar
Agents
  • KONLE, Tilmar
Priority Data
Publication Language German (de)
Filing Language German (DE)
Designated States
Title
(DE) SYMMETRIERSCHALTUNGSANORDNUNG
(EN) BALANCED CIRCUIT ARRANGEMENT
(FR) CIRCUIT D'EQUILIBRAGE
Abstract
(DE) Bei einer Symmetrierschaltungsanordnung zum Umwandeln eines asymmetrischen analogen Eingangssignals (S1) in ein symmetrisches Ausgangssignal (S2, S3) ist ein erster Verstärker (2) vorgesehen, dessen nicht-invertierender Eingang mit dem analogen Eingangssignal (S1) verbunden ist und dessen Ausgangssignal (S2) auf dessen invertierenden Eingang gegengekoppelt ist. Ferner ist ein zweiter Verstärker (3) vorgesehen, dessen nicht-invertierender Eingang auf Masse gelegt ist, dessen invertierender Eingang mit dem Ausgangssignal (S2) des ersten Verstärkers (2) über einen Vorwiderstand (R2) verbunden ist und dessen Ausgangssignal (33) über einen Gegenkopplungswiderstand (R1) auf seinen invertierenden Eingang gegengekoppelt ist, wobei der Gegenkopplungswiderstand (R1) und der Vorwiderstand (R2) den gleichen Widerstandswert aufweisen. Um höhere maximale Pegel des Quellensignals verarbeiten zu können und das Rauschen des zweiten Verstärkers zu unterdrücken, wird vorgeschlagen, das Ausgangssignal (S3) des zweiten Verstärkers (3) auf den Fusspunkt der Signalquelle (1) für das anologe Eingangssignal (S1) für das analoge Eingangssignal (S1) gegenzukoppeln.
(EN) The invention relates to a balanced circuit arrangement for converting an asymmetric analogous input signal (S1) into a symmetrical output signal (S2, S3). A first amplifier (2) is provided, whereby the non-inverting input thereof is connected to the analogous input signal (S1) and the output signal (S2) thereof is fed back to the inverting input thereof in a negative feedback. Moreover, a second amplifier (3) is provided, whereby the non-inverting input thereof is connected to ground, the inverting input thereof is connected to the output signal (S2) of the first amplifier (2) by means of a series resistor (R2) and the output signal (S3) thereof is fed back to the inverting input thereof in a negative feedback and by means of a negative feedback resistor (R1). Said resistor (R1) and the series resistor (R2) are provided with the same resistance value. The aim of the invention is to process higher maximum levels of the source signal and to suppress noises of the second amplifier. The output signal (S3) of the second amplifier (3) is fed back to the base point of the signal source (1) for the analogous input signal (S1) in a negative feedback.
(FR) L'invention concerne un circuit d'équilibrage servant à convertir un signal d'entrée analogique (S1) asymétrique en un signal de sortie (S2, S3) symétrique. Ce circuit d'équilibrage comporte un premier amplificateur (2), dont l'entrée n'effectuant pas d'inversion reçoit le signal d'entrée (S1) analogique et dont le signal de sortie (S2) est contre-couplé à sa propre sortie effectuant une inversion. Le circuit comporte en outre un second amplificateur (3) dont l'entrée n'effectuant pas d'inversion est mise à la masse, dont l'entrée effectuant une inversion reçoit le signal de sortie (S2) du premier amplificateur (2), par l'intermédiaire d'une résistance série (R2), et dont le signal de sortie (S3) est contre-couplé à sa propre entrée effectuant une inversion, par l'intermédiaire d'une résistance de contre-couplage (R1), cette résistance de contre-couplage (R1) et la résistance série (R2) présentant la même valeur de résistance. Pour que le traitement d'un signal source d'un niveau maximal plus élevé puisse être effectué et que le bruit du second amplificateur soit éliminé, il est proposé que le signal de sortie (S3) du second amplificateur (3) soit contre-couplé au pied de la source de signal (1) émettant le signal d'entrée (S1) analogique.
Latest bibliographic data on file with the International Bureau