WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2001039377) FINITE IMPULSE RESPONSE DIGITAL TO ANALOG CONVERTER WITH OFFSET COMPENSATION
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2001/039377    International Application No.:    PCT/EP2000/010959
Publication Date: 31.05.2001 International Filing Date: 06.11.2000
IPC:
H03M 3/02 (2006.01)
Applicants: KONINKLIJKE PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1, NL-5621 BA Eindhoven (NL)
Inventors: GROENEWEG, Willem, H.; (NL)
Agent: HESSELMANN, Gerardus, J., M.; Internationaal Octrooibureau B.V., Prof. Holstlaan 6, NL-5656 AA Eindhoven (NL)
Priority Data:
99203989.1 26.11.1999 EP
Title (EN) FINITE IMPULSE RESPONSE DIGITAL TO ANALOG CONVERTER WITH OFFSET COMPENSATION
(FR) CONVERTISSEUR NUMERIQUE-ANALOGIQUE A REPONSE IMPULSIONNELLE FINIE A COMPENSATION DE DECALAGE
Abstract: front page image
(EN)A FIRDAC (20) is described, coupled to a noise-shaper (12) with a DC offset. The resulting offset of the FIRDAC itself is compensated by a compensation current source (Pcomp; Ncomp) which is continuously ON. The FIRDAC has a plurality of FIRDAC cells (40), each cell comprising at least one current source (50; 70). In a FIRDAC cell having a relatively small current source, a dummy transistor (80; 90) is formed in the free space. The compensation current source is formed as a parallel combination of certain dummy transistors. In a possible embodiment, each FIRDAC cell (40) comprises a stack comprising a D-flipflop (60), a PMOS current mirror (50) above the flipflop, and an NMOS current mirror (70) below the flipflop. In a cell with relatively small PMOS and NMOS current mirrors, a dummy current mirrors (80; 90) are formed in the substrate (100). A plurality of these dummy current mirrors (90; 80) are connected in parallel to constitute said compensation current source (Ncomp, Pcomp).
(FR)L'invention concerne un convertisseur numérique-analogique à réponse impulsionnelle finie (FIRDAC) (20) couplé à un bruiteur (12) à décalage du niveau continu. Le décalage résultant du FIRDAC est compensé par une source de courant de compensation (Pcomp; Ncomp) en permanence sous tension. Le FIRDAC compte plusieurs cellules (40), chacune comportant au moins une source de courant (50, 70). Dans une cellule FIRDAC présentant une source de courant relativement petite, un transistor factice est formé dans l'espace libre. La source de courant de compensation est formée en tant que combinaison en série de certains transistors factices. Dans un mode de réalisation, chaque cellule (40) FIRDAC comporte une pile formée d'une bascule numérique (60), d'un miroir de courant PMOS (50) au-dessus de la bascule et d'un miroir de courant NMOS (70) au-dessous de la bascule. Dans une cellule ayant des miroirs de courant PMOS et NMOS relativement petits, des miroirs de courant factices (80, 90) sont formés dans le substrat (100). Plusieurs de ces miroirs de courant (80, 90) sont connectés en série pour constituer ladite source de courant de compensation (Pcomp; Ncomp).
Designated States: JP, KR.
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Publication Language: English (EN)
Filing Language: English (EN)