WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2001033240) HIGH RESOLUTION SKEW DETECTION APPARATUS AND METHOD
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2001/033240    International Application No.:    PCT/US2000/028999
Publication Date: 10.05.2001 International Filing Date: 20.10.2000
Chapter 2 Demand Filed:    14.05.2001    
IPC:
G01R 31/317 (2006.01), G01R 31/319 (2006.01), G01R 31/3193 (2006.01)
Applicants: TERADYNE, INC. [US/US]; 321 Harrison Avenue, Boston, MA 02118 (US)
Inventors: HAUPTMAN, Steven; (US).
CHUNG, Edgar N.; (US)
Agent: RUBENSTEIN, Bruce D.; Teradyne, Inc., 321 Harrison Avenue, Boston, MA 02118 (US)
Priority Data:
09/427,433 26.10.1999 US
Title (EN) HIGH RESOLUTION SKEW DETECTION APPARATUS AND METHOD
(FR) PROCEDE ET APPAREIL DE DETECTION D'OBLIQUITE HAUTE RESOLUTION
Abstract: front page image
(EN)A high resolution skew detector including multi-phase input circuitry is disclosed. The input circuitry has a reference signal input and a skew signal input and is adapted for receiving in-phase and/or out of phase skew signals. In response to a control signal, the input circuitry is operative to pass or invert the skew signals. The detector also includes time-to-voltage conversion circuitry having respective first and second inputs for receiving the skewed and reference signals, and a differential amplifier for generating a relative skew signal. The relative skew signal represents the relative skew between the reference signal and the skew signal. Capture circuitry is coupled to the output of the time-to-voltage conversion circuitry for detecting the relative skew signal.
(FR)L'invention pore sur un détecteur d'obliquité haute résolution comprenant un circuit d'entrée multiphase. Le circuit d'entrée multiphase possède une entrée de signal de référence et une entrée de signal d'obliquité et est adapté pour recevoir des signaux d'obliquité en phase et/ou déphasés. En réaction à un signal de commande, le circuit d'entrée fait passer ou inverse les signaux d'obliquité. Le détecteur comprend également un circuit de conversion de temps en tension dont les première et seconde entrées permettent de recevoir les signaux d'obliquité et les signaux de référence, et un amplificateur différentiel génère un signal d'obliquité relative. Le signal d'obliquité relative représente l'obliquité relative entre le signal de référence et le signal d'obliquité. Le circuit de capture est couplé à la sortie du circuit de conversion de temps en tension pour détecter le signal d'obliquité relative.
Designated States: JP, KR, SG.
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Publication Language: English (EN)
Filing Language: English (EN)