WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2001026363) PROGRAMMABLE IMAGE TRANSFORM PROCESSOR
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2001/026363    International Application No.:    PCT/US2000/027858
Publication Date: 12.04.2001 International Filing Date: 06.10.2000
Chapter 2 Demand Filed:    21.03.2001    
IPC:
G06T 1/60 (2006.01), H04N 5/335 (2011.01), H04N 7/26 (2006.01), H04N 7/50 (2006.01), H04N 5/781 (2006.01), H04N 5/85 (2006.01), H04N 5/907 (2006.01), H04N 9/804 (2006.01)
Applicants: CONEXANT SYSTEMS, INC. [US/US]; 4311 Jamboree Road, Newport Beach, CA 92660 (US)
Inventors: DUNCAN, Kathleen, A.; (US).
LIVINGSTON, Raymond, S.; (US)
Agent: GULLIVER, Gregory, B.; Sonnenschein Nath & Rosenthal, P.O. Box #061080, Wacker Drive Station, Sears Tower, Chicago, IL 60606-1080 (US)
Priority Data:
60/159,000 07.10.1999 US
09/679,854 05.10.2000 US
Title (EN) PROGRAMMABLE IMAGE TRANSFORM PROCESSOR
(FR) PROCESSEUR DE TRANSFORMATION D'IMAGE PROGRAMMABLE
Abstract: front page image
(EN)A programmable image transform system has a programmable addressing and arithmetic blocks (410/420). In the programmable addressing block (410), an input address generator (442) has an input addressing microsequencer and an input addressing memory that stores an input addressing procedure. The microsequencer executes the input addressing procedure to generate addresses from which to request image data. In the programmable arithmetic block (420), an arithmetic block memory stores an image processing procedure and a microsequencer executes the image processing procedure using the image data to generate transformed image data.
(FR)L'invention concerne un système de transformation d'image programmable comportant des blocs programmables d'adressage et arithmétiques (410/420). Dans le bloc d'adressage programmable (410), un générateur d'adresse d'entrée (442) comporte un microséquenceur d'adressage d'entrée et une mémoire d'adressage d'entrée stockant une procédure d'adressage d'entrée. Le microséquenceur exécute la procédure d'adressage d'entrée afin de créer des adresses servant à demander des données d'image. Dans le bloc arithmétique programmable (420), une mémoire de bloc arithmétique stocke une procédure de traitement d'image, et un microséquenceur exécute la procédure de traitement d'image au moyen des données d'images afin de produire des données d'image transformées.
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, BZ, CA, CH, CN, CR, CU, CZ, DE, DK, DM, DZ, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)