WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2001001572) INTEGRATED CIRCUIT FOR DETECTING A RECEIVE SIGNAL AND CIRCUIT ARRAY
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/2001/001572 International Application No.: PCT/DE2000/001644
Publication Date: 04.01.2001 International Filing Date: 23.05.2000
Chapter 2 Demand Filed: 27.10.2000
IPC:
H03J 1/00 (2006.01)
Applicants: STEPP, Richard[DE/DE]; DE (UsOnly)
KRÖBEL, Hans-Eberhard[DE/DE]; DE (UsOnly)
INFINEON TECHNOLOGIES AG[DE/DE]; St.-Martin-Str. 53 D-81541 München, DE (AllExceptUS)
Inventors: STEPP, Richard; DE
KRÖBEL, Hans-Eberhard; DE
Common
Representative:
INFINEON TECHNOLOGIES AG; Epping - Hermann & Fischer Postfach 12 10 26 80034 München, DE
Priority Data:
199 28 794.523.06.1999DE
Title (EN) INTEGRATED CIRCUIT FOR DETECTING A RECEIVE SIGNAL AND CIRCUIT ARRAY
(FR) CIRCUIT INTEGRE POUR LA DETECTION D'UN SIGNAL DE RECEPTION ET ENSEMBLE CIRCUIT CORRESPONDANT
(DE) INTEGRIERTE SCHALTUNG ZUR DETEKTION EINES EMPFANGSSIGNALS SOWIE SCHALTUNGSANORDNUNG
Abstract: front page image
(EN) In order to rapidly and reliably detect a receive signal, the integrated circuit for detecting a receive signal has an intermediate frequency detector (ZFZ). If the intermediate frequency (fZF) is located within a given range (win), said detector supplies a first search stop signal (cent). A field strength comparator (FsK) is also provided, which supplies a second search stop signal (Fsc) if the field strength (Fs) of the receive signal exceeds a set field strength value (la0-6). A multipath comparator (MpK) is additionally provided, which supplies a third search stop signal (Mpc) if the multipath signal (Mp) exceeds a given multipath set value (la8-14). All three search stop signals (cent, Fsc, Mpc) are linked by means of an AND gate (AND) and placed at the disposal of a microprocessor ($g(m)P) as the input signal thereof in the form of a static output signal (sstop).
(FR) L'invention concerne un circuit intégré permettant de détecter, de manière rapide et sûre, un signal de réception. Ce circuit intégré présente un détecteur de fréquence intermédiaire (ZFZ) qui, lorsque la fréquence intermédiaire (fZF) est située à l'intérieur d'une plage déterminée (win), fournit un premier signal d'arrêt de recherche (cent). Ce circuit présente en outre un comparateur d'intensité de champ (FsK) qui, lorsque l'intensité de champ (Fs) du signal de réception dépasse une valeur prescrite d'intensité de champ (Ia0-6), fournit un deuxième signal d'arrêt de recherche (Fsc). Ce circuit comprend également un comparateur de propagation par trajets multiples (MpK) qui, lorsque le signal à trajets multiples (Mp) dépasse une valeur prescrite déterminée de propagation par trajets multiples (Ia8-14), fournit un troisième signal d'arrêt de recherche (Mpc). Les trois signaux d'arrêt de recherche (cent, Fsc, Mpc) sont reliés entre eux au moyen d'une porte ET (AND) et, sous la forme d'un signal de sortie statique (sstop) sont mis à la disposition d'un microprocesseur ($g(m)P), en tant que signal d'entrée de ce dernier.
(DE) Zur schnellen und sicheren Detektion eines Empfangssignals weist die integrierte Schaltung zur Detektion eines Empfangssignals einen Zwischenfrequenzdetektor (ZFZ) auf, der, falls die Zwischenfrequenz (fZF) innerhalb eines bestimmten Bereichs (win) liegt, ein erstes Suchlaufstoppsignal (cent) liefert. Weiterhin ist ein Feldstärkekomparator (FsK) vorgesehen, der, falls die Feldstärke (Fs) des Empfangssignals einen Feldstärkesollwert (la0-6) überschreitet, ein zweites Suchlaufstoppsignal (Fsc) liefert. Zusätzlich ist ein Multipathkomparator (MpK) vorgesehen, der, falls das Multipathsignal (Mp) einen bestimmten Multipathsollwert (la8-14) überschreitet, ein drittes Suchlaufstoppsignal (Mpc) liefert. Die drei Suchlaufstoppsignale (cent, Fsc, Mpc) werden mittels eines UND-Gatters (AND) miteinander verknüpft und als statisches Ausgangssignal (sstop) einem Mikroprozessor ($g(m)P) als dessen Eingangssignal zur Verfügung gestellt.
Designated States: JP, US
European Patent Office (EPO) (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
Publication Language: German (DE)
Filing Language: German (DE)