Search International and National Patent Collections
Some content of this application is unavailable at the moment.
If this situation persists, please contact us atFeedback&Contact
1. (WO2000077791) METHOD AND APPARATUS FOR DECREASING BLOCK WRITE OPERATION TIMES PERFORMED ON NONVOLATILE MEMORY
Latest bibliographic data on file with the International Bureau

Pub. No.: WO/2000/077791 International Application No.: PCT/US2000/015777
Publication Date: 21.12.2000 International Filing Date: 09.06.2000
Chapter 2 Demand Filed: 02.01.2001
IPC:
G11C 16/08 (2006.01) ,G11C 16/10 (2006.01)
G PHYSICS
11
INFORMATION STORAGE
C
STATIC STORES
16
Erasable programmable read-only memories
02
electrically programmable
06
Auxiliary circuits, e.g. for writing into memory
08
Address circuits; Decoders; Word-line control circuits
G PHYSICS
11
INFORMATION STORAGE
C
STATIC STORES
16
Erasable programmable read-only memories
02
electrically programmable
06
Auxiliary circuits, e.g. for writing into memory
10
Programming or data input circuits
Applicants:
LEXAR MEDIA, INC. [US/US]; 47421 Bayside Parkway Fremont, CA 94538, US (AllExceptUS)
ESTAKHRI, Petro [US/US]; US
IMAN, Behanu [--/US]; US (UsOnly)
Inventors:
ESTAKHRI, Petro; US
IMAN, Behanu; US
Agent:
IMAM, Maryam; Law Offices of Imam 111 N. Market Street Suite 1010 San Jose, CA 95113, US
Priority Data:
09/330,27811.06.1999US
Title (EN) METHOD AND APPARATUS FOR DECREASING BLOCK WRITE OPERATION TIMES PERFORMED ON NONVOLATILE MEMORY
(FR) PROCEDE ET DISPOSITIF PERMETTANT DE REDUIRE LA DUREE DE L'OPERATION D'ECRITURE BLOC DANS LE CAS D'UNE MEMOIRE NON VOLATILE
Abstract:
(EN) A memory device comprises a controller (14) coupled to a host (12) and a nonvolatile memory unit (16) for controlling reading and writing information organized in sectors (34, 36) from and to the nonvolatile memory unit (16), as commanded by the host (12). The controller (14) maintains mapping of the sector information in an LUT stored in volatile memory the contents of which are lost if power is lost. Through the use of an address value and flag information maintained within each of the blocks of the nonvolatile memory unit (16), a block is re-written using a different number of write operation in various alternative embodiments of the present invention. The flag information is indicative of the status of the block such that during power-up, the controller (14) reads the address value and the flag information of a block and determines the status of the block and in accordance therewith finishes re-writing of the block, if necessary and updates the LUT accordingly.
(FR) La présente invention concerne un dispositif de mémoire comprenant un contrôleur (14) couplé à un hôte (12) et à une mémoire non volatile (16) de façon à commander la lecture et l'écriture des informations organisées en secteurs en provenance et à destination de cette mémoire non volatile (16), suivant ce qui est demandé par l'hôte (12). Le contrôleur (14) tient à jour les informations de secteurs dans une table de consultation conservée dans la mémoire volatile d'où l'information peut disparaître en cas de perte d'alimentation électrique. Grâce à l'utilisation d'une valeur d'adresse et d'une information sémaphore tenue à jour à l'intérieur de chacun des blocs de la mémoire non volatile (16), pour réécrire un bloc, le nombre d'opérations d'écriture est variable suivant les différentes réalisations de l'invention. L'information sémaphore permet de connaître l'état du bloc de façon qu'à la mise sous tension, une fois que le contrôleur (14) a lu la valeur d'adresse et l'information sémaphore d'un bloc, il peut déterminer l'état du bloc, et en fonction de ce qu'il connaît, il peut, le cas échéant achever la réécriture du bloc, et mettre à jour la table de consultation en conséquence.
front page image
Designated States: AE, AG, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, CA, CH, CN, CU, CZ, DE, DK, DZ, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MD, MG, MK, MN, MW, MX, MZ, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, UA, UG, US, UZ, VN, YU, ZA, ZW
African Regional Intellectual Property Organization (ARIPO) (GH, GM, KE, LS, MW, MZ, SD, SL, SZ, TZ, UG, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)
Also published as:
EP1410399JP2005516264AU2000054741