WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2000062419) MOS VARIABLE GAIN AMPLIFIER
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2000/062419    International Application No.:    PCT/US2000/009842
Publication Date: 19.10.2000 International Filing Date: 12.04.2000
Chapter 2 Demand Filed:    09.11.2000    
IPC:
H01F 17/00 (2006.01), H01L 23/522 (2006.01), H01L 27/08 (2006.01), H03B 5/12 (2006.01), H03B 5/36 (2006.01), H03D 7/16 (2006.01), H03D 7/18 (2006.01), H03G 1/00 (2006.01), H03H 11/12 (2006.01), H03J 3/08 (2006.01), H03J 3/18 (2006.01), H03L 7/10 (2006.01), H03L 7/23 (2006.01)
Applicants: BROADCOM CORPORATION [US/US]; 16215 Alton Parkway, Irvine, CA 92618-3616 (US) (For All Designated States Except US).
BEHZAD, Arya, A. [US/US]; (US) (For US Only)
Inventors: BEHZAD, Arya, A.; (US)
Agent: PACIULAN, Richard, J.; Christie, Parker & Hale, LLP, P.O. Box 7068, Pasadena, CA 91109-7068 (US)
Priority Data:
60/129,133 13.04.1999 US
09/439,101 12.11.1999 US
09/483,551 14.01.2000 US
09/493,942 28.01.2000 US
Title (EN) MOS VARIABLE GAIN AMPLIFIER
(FR) AMPLIFICATEUR A GAIN VARIABLE MOS A FAIBLE BRUIT A HAUTE LINEARITE A GRANDE ETENDUE DE GAIN
Abstract: front page image
(EN)An integrated receiver with channel selection and image rejection is substantially implemented on a single CMOS integrated circuit. A receiver front end provides programable attenuation and a programable gain low noise amplifier. LC filters integrated onto the substrate in conjunction with image reject mixers provide image frequency rejection. Filter tuning and inductor Q compensation over temperature are performed on chip. Active filters utilize multitrack spiral inductors with shields to increase circuit Q. Frequency planning provides additional image rejection. Local oscillator signal generation methods on chip reduce distortion. A PLL generates needed out of band LO signals. Direct synthesis generates in band LO signals. PLL VCOs are centered automatically. A differential crystal oscillator provides a frequency reference. Differential signal transmission throughout the receiver is used. ESD protection is provided by a pad ring and ESD clamping structure. Shunts utilize a gate boosting at each pin to discharge ESD build up. An IF VGA utilizes distortion cancellation achieved with cross coupled differential pair amplifiers having their V¿ds? dynamically modified in conjunction with current steering of the differential pairs sources.
(FR)Un récepteur intégré à sélection de canaux et réjection d'image est mis en oeuvre sensiblement dans un circuit intégré CMOS simple. Une extrémité avant du récepteur produit une atténuation programmable et utilise un amplificateur à faible bruit et gain programmable. Des filtres LC intégrés au substrat conjointement à des mélangeurs à réjection simple produisent une réjection de fréquence d'image. La syntonisation des filtres et la compensation de température du facteur Q des inductances sont effectuées sur la puce. Des filtres actifs mettent en oeuvre des inductances spirales à plusieurs pistes avec écrans pour augmenter le circuit Q. La planification des fréquences produit une réjection d'image supplémentaire. Les procédés de génération de signaux par oscillateurs locaux sur la puce réduisent la distorsion. Une boucle à phase asservie (PLL) produit les signaux hors bande de l'oscillateur local requis. Une synthèse directe se produit dans les signaux de la bande de l'oscillateur local. Les oscillateurs à tension variable (VCO) sont centrés automatiquement. Un oscillateur à quartz différentiel sert de fréquence de référence. La transmission de signaux différentiels est mise en oeuvre dans l'ensemble du récepteur. La protection contre les décharges électrostatiques (ESD) est assurée par un anneau de support et une structure de fixation ESD. Des dérivations, disposées sur chaque broche, utilisent une structure d'amplification de porte pour désamorcer l'accumulation de la charge électrostatique. Un amplificateur à gain variable IF exploite l'élimination de la distorsion obtenue avec des amplificateurs à paires différentielles à couplage croisé ayant leur V¿ds? modifié de façon dynamique conjointement avec la commande de courant de sources à paires différentielles.
Designated States: AE, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, CA, CH, CN, CR, CU, CZ, DE, DK, DM, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, US, UZ, VN, YU, ZA, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, SD, SL, SZ, TZ, UG, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)