Processing

Please wait...

Settings

Settings

1. WO2000044046 - INTEGRATED CIRCUIT AND METHOD OF DESIGN THEREOF

Publication Number WO/2000/044046
Publication Date 27.07.2000
International Application No. PCT/JP2000/000216
International Filing Date 19.01.2000
IPC
G06F 17/50 2006.01
GPHYSICS
06COMPUTING; CALCULATING OR COUNTING
FELECTRIC DIGITAL DATA PROCESSING
17Digital computing or data processing equipment or methods, specially adapted for specific functions
50Computer-aided design
CPC
G06F 30/39
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
30Computer-aided design [CAD]
30Circuit design
39Circuit design at the physical level
Applicants
  • SEIKO EPSON CORPORATION [JP/JP]; 4-1, Nishi-shinjuku 2-chome Shinjuku-ku, Tokyo 163-0811, JP (AllExceptUS)
  • MIZUNO, Masao [JP/JP]; JP (UsOnly)
Inventors
  • MIZUNO, Masao; JP
Agents
  • INOUE, Hajime ; 2nd Floor, Ogikubo Tm Building 26-13, Ogikubo 5-chome Suginami-ku, Tokyo 167-0051, JP
Priority Data
11/1071519.01.1999JP
Publication Language Japanese (JA)
Filing Language Japanese (JA)
Designated States
Title
(EN) INTEGRATED CIRCUIT AND METHOD OF DESIGN THEREOF
(FR) CIRCUIT INTEGRE ET SON PROCEDE DE CONCEPTION
Abstract
(EN)
An integrated circuit comprises a functional block (500) including a plurality of macro cells (510-513). The macro cell (510) is connected through multilayer connections (580) with four I/O terminals (530-533) provided on the four profile sides of the functional block (500). When an additional functional block to be connected with the macro cell (510) is arranged on any of the upper, lower, right and left sides of the functional block (500), an input terminal nearest to the additional functional block is selected as an effective terminal from the four I/O terminals (530-533), and only the selected effective terminal is used to connect the two functional blocks. The remaining I/O terminals are dummy terminals. The provision of the functional block (500) of such a structure in an integrated circuit decreases roundabout connections between a plurality of functional blocks.
(FR)
L'invention se rapporte à un circuit intégré comportant un bloc fonctionnel (500) comprenant une pluralité de macro-cellules (510-513). Une macro-cellule (510) est reliée par l'intermédiaire de connexions multicouches (580) à quatre bornes d'E/S (530-533) disposées sur les quatre faces latérales du bloc fonctionnel (500). Lorsqu'un groupe fonctionnel supplémentaire à relier à la macro-cellule (510) est disposé sur une des quatre faces, supérieure, inférieure, gauche et droite, du bloc fonctionnel (500), la borne d'entrée la plus proche du bloc fonctionnel supplémentaire est sélectionnée comme borne efficace parmi les quatre bornes d'E/S (530-533), et seule cette borne efficace sert à la connexion des deux blocs fonctionnels. Les bornes d'E/S restantes sont des bornes factices. Une telle structure de bloc fonctionnel (500) dans un circuit intégré permet de réduire le nombre de connexions périphériques entre une pluralité de blocs fonctionnels.
Also published as
Latest bibliographic data on file with the International Bureau