WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2000030256) ANTI-JITTER CIRCUITS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2000/030256    International Application No.:    PCT/GB1999/003776
Publication Date: 25.05.2000 International Filing Date: 12.11.1999
Chapter 2 Demand Filed:    09.06.2000    
IPC:
H03K 5/00 (2006.01), H03K 5/08 (2006.01), H03K 5/1252 (2006.01), H03K 17/16 (2006.01)
Applicants: UNIVERSITY OF SURREY [GB/GB]; Guildford Surrey GU2 7XH (GB) (For All Designated States Except US).
UNDERHILL, Michael, James [GB/GB]; (GB) (For US Only)
Inventors: UNDERHILL, Michael, James; (GB)
Agent: MATHISEN, MACARA & CO.; The Coach House 6-8 Swakeleys Road Ickenham Uxbridge UB10 8BZ (GB)
Priority Data:
9824989.9 13.11.1998 GB
9907733.1 01.04.1999 GB
Title (EN) ANTI-JITTER CIRCUITS
(FR) CIRCUITS ANTI-GIGUES
Abstract: front page image
(EN)An anti-jitter circuit has an integrator storage capacitor (C3). A charge pump (C1, D1, D2) derives from an input pulse train at least one charge packet during each cycle of the input pulse train and supplies the charge packets to the storage capacitor (C3). A controlled current sink (T1) operating in conjunction with a high impedance low pass filter (R1, C4) continuously discharges the storage capacitor (C3) to create a sawtooth voltage waveform (Op2) having a mean d.c. voltage level (Op3). A differential comparator compares the sawtooth voltage waveform (Op2) with the mean d.c. voltage level (Op3) and the comparator output is used to trigger a monostable circuit to generate an output pulse train having reduced time jitter.
(FR)L'invention concerne un circuit anti-gigues qui comporte un condensateur de mémorisation (C3) d'intégrateur. Une pompe à charges (C1, D1, D2) dérive, à partir d'un train d'impulsions d'entrée, au moins un paquet de charges pendant chaque cycle du train d'impulsions d'entrée, et fournit les paquets de charge au condensateur de mémorisation (C3). Un récepteur de courant contrôlé (T1) fonctionnant en association avec un filtre passe-bas (R1, C4) de forte impédance, décharge en continu le condensateur de mémorisation (C3) pour créer une forme d'ondes de tension en dents de scie (Op2) présentant un niveau de tension en courant continu moyen (Op3). Un comparateur différentiel compare la forme d'ondes de tension en dents de scie (Op2) avec le niveau de tension en courant continu moyen (Op3) et la sortie du comparateur permet de déclencher un circuit monostable pour générer un train d'impulsions de sortie présentant une gigue temporelle réduite.
Designated States: AE, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, CA, CH, CN, CR, CU, CZ, DE, DK, DM, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, US, UZ, VN, YU, ZA, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, SD, SL, SZ, TZ, UG, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)