WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2000028399) PROTECTION CIRCUIT FOR AN INTEGRATED CIRCUIT
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2000/028399    International Application No.:    PCT/EP1999/008456
Publication Date: 18.05.2000 International Filing Date: 04.11.1999
Chapter 2 Demand Filed:    06.06.2000    
IPC:
H01L 21/822 (2006.01), G01R 31/317 (2006.01), G06F 1/00 (2006.01), G06F 21/71 (2013.01), G06F 21/74 (2013.01), G06F 21/87 (2013.01), G06K 19/073 (2006.01), G06K 19/077 (2006.01), H01L 27/04 (2006.01), H02H 3/10 (2006.01), H04L 9/10 (2006.01)
Applicants: INFINEON TECHNOLOGIES AG [DE/DE]; St.-Martin-Strasse 53 D-81541 München (DE) (For All Designated States Except US).
SIEMENS AKTIENGESELLSCHAFT [DE/DE]; Wittelsbacherplatz 2 D-80333 München (DE) (For All Designated States Except US).
OTTERSTEDT, Jan [DE/DE]; (DE) (For US Only).
RICHTER, Michael [DE/DE]; (DE) (For US Only).
SMOLA, Michael [DE/DE]; (DE) (For US Only).
EISELE, Martin [DE/DE]; (DE) (For US Only)
Inventors: OTTERSTEDT, Jan; (DE).
RICHTER, Michael; (DE).
SMOLA, Michael; (DE).
EISELE, Martin; (DE)
Agent: ZEDLITZ, Peter; European Patent Attorney Postfach 22 13 17 D-80503 München (DE)
Priority Data:
98120986.9 05.11.1998 EP
199 17 080.0 15.04.1999 DE
Title (DE) SCHUTZSCHALTUNG FÜR EINE INTEGRIERTE SCHALTUNG
(EN) PROTECTION CIRCUIT FOR AN INTEGRATED CIRCUIT
(FR) CIRCUIT DE PROTECTION POUR CIRCUIT INTEGRE
Abstract: front page image
(DE)Die Erfindung betrifft eine Schutzschaltung für eine integrierte Schaltung (1). Diese Schutzschaltung ist vorzugsweise in mehreren Schaltungsebenen (2, 3) unterhalb und/oder oberhalb der integrierten Schaltung (1) angeordnet. Sie zeigt mehrere Leiterbahnen (10, 11), die mit unterschiedlichen Signalen eines oder mehrerer Signalgeneratoren beaufschlagt werden. Die unterschiedlichen Signale werden nach Durchlaufen der Leiterbahnen (10, 11) mittels eines oder mehrerer Detektoren analysiert, indem die durch Detektoren empfangenen Signale jeweils mit Sollsignalen, auch Referenzsignale genannt, verglichen werden und bei Vorliegen eines signifikanten Unterschieds ein Alarmsignal an die integrierte Schaltung abgegeben wird. Auf der Basis dieses Alarmsignals wird die integrierte Schaltung (1) in einen Sicherheitsmodus überführt, der eine Analyse oder eine Manipulation der integrierten Schaltung praktisch unmöglich macht.
(EN)The invention relates to a protection circuit for an integrated circuit (1). The protection circuit is preferably arranged in several circuit planes (2, 3) below and/or above the integrated circuit (1) and has several printed conductors (10, 11) to which different signals of one or more signal generators are applied. After passing through the printed conductors (10, 11) the different signals are analyzed by means of one or more detectors. The signals received by the detectors are compared with setpoint signals, also called reference signals, and if a significant difference is detected an alarm signal is sent to the integrated circuit. On the basis of this alarm signal the integrated circuit (1) is switched to a safety mode which makes it virtually impossible to analyze or manipulate said integrated circuit.
(FR)L'invention concerne un circuit de protection pour circuit intégré (1). Ce circuit de protection est, de préférence, disposé dans plusieurs plans de circuit (2, 3), au-dessous et/ou au-dessus du circuit intégré (1). Il comporte plusieurs pistes conductrices (10, 11) auxquelles peuvent être appliqués des signaux différents provenant d'un ou de plusieurs générateurs de signaux. Les signaux différents sont, après leur passage par les pistes conductrices (10, 11), analysés au moyen d'un ou de plusieurs détecteurs. Les signaux reçus par les détecteurs sont chacun comparés avec des signaux théoriques, appelés aussi signaux de référence, et, en cas de différence significative, un signal d'alarme est transmis au circuit intégré. Sur la base de ce signal d'alarme, le circuit intégré (1) passe à un mode de sécurité qui rend pratiquement impossible une analyse ou une manipulation du circuit intégré.
Designated States: BR, CN, IN, JP, KR, MX, RU, UA, US.
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Publication Language: German (DE)
Filing Language: German (DE)