WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2000028341) DYNAMIC REGISTER WITH LOW CLOCK RATE TESTING CAPABILITY
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2000/028341    International Application No.:    PCT/US1999/026482
Publication Date: 18.05.2000 International Filing Date: 09.11.1999
Chapter 2 Demand Filed:    09.06.2000    
IPC:
G01R 31/30 (2006.01), G01R 31/317 (2006.01), G01R 31/3185 (2006.01), H04B 3/23 (2006.01), H04B 3/32 (2006.01), H04L 1/00 (2006.01), H04L 1/24 (2006.01), H04L 7/02 (2006.01), H04L 7/033 (2006.01), H04L 25/03 (2006.01), H04L 25/06 (2006.01), H04L 25/14 (2006.01), H04L 25/49 (2006.01), H04L 25/497 (2006.01)
Applicants: BROADCOM CORPORATION [US/US]; 16215 Alton Parkway, Irvine, CA 92618 (US) (For All Designated States Except US).
HATAMIAN, Mehdi [US/US]; (US) (For US Only)
Inventors: HATAMIAN, Mehdi; (US)
Agent: HOANG, Phuong-Quan; Christie, Parker & Hale, LLP, P.O. Box 7068, Pasadena, CA 91109-7068 (US)
Priority Data:
60/107,878 09.11.1998 US
60/108,319 13.11.1998 US
60/130,616 22.04.1999 US
Title (EN) DYNAMIC REGISTER WITH LOW CLOCK RATE TESTING CAPABILITY
(FR) REGISTRE DYNAMIQUE AVEC FAIBLE CAPACITE DE CONTROLE DE LA FREQUENCE D'HORLOGE
Abstract: front page image
(EN)A method for refreshing data in a circuit element included in a dynamic register. A static loop is coupled to the circuit element as a feedback path from the ouput terminal to the input terminal of the circuit element. A control signal is provided to the static loop. The static loop is activated via the control signal to refresh the data in the circuit element.
(FR)L'invention concerne un procédé permettant de rafraîchir des données dans un élément de circuit inclus dans un registre dynamique. Ce procédé consiste tout d'abord à coupler une boucle statique à cet élément de circuit, sous la forme d'une chaîne de retour reliant la borne de sortie à la borne d'entrée dudit élément de circuit. Ce procédé consiste ensuite à fournir un signal de commande à la boucle statique, puis à activer celle-ci par l'intermédiaire de ce signal de commande afin de rafraîchir les données dans ledit élément de circuit.
Designated States: AE, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, CA, CH, CN, CR, CU, CZ, DE, DK, DM, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MA, MD, MG, MK, MN, MW, MX, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, US, UZ, VN, YU, ZA, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, SD, SL, SZ, TZ, UG, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)