WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2000026916) DEVICE AND METHOD IN AN INTEGRATED CIRCUIT (IC) MODULE FOR BUFFERING CLOCKS AND OTHER INPUT SIGNALS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2000/026916    International Application No.:    PCT/US1999/025837
Publication Date: 11.05.2000 International Filing Date: 03.11.1999
Chapter 2 Demand Filed:    03.06.2000    
IPC:
G11C 5/00 (2006.01), G11C 7/22 (2006.01)
Applicants: MICRON ELECTRONICS, INC. [US/US]; 900 East Karcher Road Nampa, ID 83687-3045 (US)
Inventors: OCHOA, Roland; (US).
OLSON, Joe, B.; (US)
Agent: BOND, Laurence, B.; Trask, Britt & Rossa P.O. Box 2550 Salt Lake City, UT 84110 (US)
Priority Data:
09/185,880 04.11.1998 US
Title (EN) DEVICE AND METHOD IN AN INTEGRATED CIRCUIT (IC) MODULE FOR BUFFERING CLOCKS AND OTHER INPUT SIGNALS
(FR) DISPOSITIF ET PROCEDE PERMETTANT LA MISE EN MEMOIRE TAMPON DE SIGNAUX D'HORLOGE ET AUTRES SIGNAUX D'ENTREE DANS UN MODULE DE CIRCUIT INTEGRE (IC)
Abstract: front page image
(EN)An integrated circuit (IC) module, such as a Single In-Line Memory Module (SIMM), Dual In-Line Memory Module (DIMM), or Multi-Chip Module (MCM), includes a buffering IC that buffers clocks and other input signals received by the IC module. As a result of the buffering, the setup and hold times associated with these input signals are improved, thereby improving yields.
(FR)L'invention concerne un module de circuit intégré (IC), tel qu'un module de mémoire à simple rangée de connexions (SIMM), un module de mémoire à double rangée de connexions (DIMM), ou un module multipuce (MCM), comprenant un circuit intégré de mise en mémoire tampon qui met en mémoire tampon des signaux d'horloge ou d'autres signaux d'entrée reçus par ledit module IC. Du fait de la mise en mémoire tampon, les temps d'établissement et de maintien associés aux signaux d'entrée sont améliorés, ce qui améliore les rendements.
Designated States: JP, KR.
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Publication Language: English (EN)
Filing Language: English (EN)