WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2000025292) DRIVING A MATRIX DISPLAY PANEL
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2000/025292    International Application No.:    PCT/EP1999/007496
Publication Date: 04.05.2000 International Filing Date: 05.10.1999
IPC:
G09G 3/20 (2006.01), G09G 3/36 (2006.01)
Applicants: KONINKLIJKE PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1 NL-5621 BA Eindhoven (NL)
Inventors: VAN DIJK, Roy; (NL)
Agent: STERKEN, Antoon, J., E.; Internationaal Octrooibureau B.V. Prof. Holstlaan 6 NL-5656 AA Eindhoven (NL)
Priority Data:
98203623.8 27.10.1998 EP
Title (EN) DRIVING A MATRIX DISPLAY PANEL
(FR) EXCITATION D'UN PANNEAU D'AFFICHAGE A MATRICE
Abstract: front page image
(EN)In a driver circuit (1) for a matrix display with pixels (Pij) associated with cross points of data electrodes (DEj) and select electrodes (SEi), data signals (DSj) are supplied by the data driver (12) to the data electrodes (Dej) to store data voltages in pixels (Pij) associated with a selected one of the select electrodes (SEi). A bias circuit (13) increases a bias current (IB) of the data driver (12) only when an edge of at least one of the data signals (DSj) occurs or is expected to occur. The bias current (IB) is selected to be very small if no edge of the data signal (DSj) occurs or is expected to occur, and the power dissipation in the data driver (12) will be lowered. If no edge occurs or is expected to occur, the bias current (IB) has a low value during the whole select time (also referred to as address time) of a row (Ri) of pixels (Pij). If an edge occurs, there are several possibilities to allow the required short duration of the data setup time: the bias current (IB) has a high value during the whole select time of a row (Ri), or only during the data setup period.
(FR)Dans un circuit d'attaque (1) destiné à un affichage matriciel au moyen de pixels (Pij) associés à des points de croisement d'électrodes de données (DEj) et d'électrodes de sélection (SEi), des signaux de données (DSj) sont fournis par le circuit d'attaque de données (12) aux électrodes de données (Dej), aux fins de stockage de tensions de données dans des pixels (Pij) associés à l'une des électrodes de sélection (SEi). Un circuit de polarisation (13) augmente un courant de polarisation (IB) du circuit d'attaque de données (12) seulement lors de la survenue ou de la possibilité de survenue d'un flanc d'au moins un signal de données (DSj). Le courant de polarisation (IB) est choisi de manière à être très faible si aucun signal de données (DSj) ne survient, ou n'est censé survenir, de sorte que la dissipation d'énergie dans le circuit d'attaque de données (12) diminue. Si aucun flanc ne survient ou n'est censé survenir, le courant de polarisation (IB) possède une valeur faible pendant tout le temps de sélection (également appelé temps d'adressage) d'une rangée (Ri) de pixels (Pij). Si un flanc de signal survient, il existe plusieurs possibilités qui permettent la courte durée nécessaire à l'initialisation des données: le courant de polarisation (IB) possède une valeur élevée pendant tout le temps de sélection d'une rangée (Ri), ou seulement pendant la période d'initialisation des données.
Designated States: CN, JP, KR.
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Publication Language: English (EN)
Filing Language: English (EN)