WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO2000025240) SIMULATOR ARCHITECTURE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/2000/025240    International Application No.:    PCT/US1999/021181
Publication Date: 04.05.2000 International Filing Date: 14.09.1999
Chapter 2 Demand Filed:    22.05.2000    
IPC:
G06F 11/26 (2006.01), G06F 17/50 (2006.01)
Applicants: SONY ELECTRONICS INC. [US/US]; 1 Sony Drive Park Ridge, NJ 07656 (US)
Inventors: YU, Gong-san; (US).
KOLKS, Tilman, H., S., T., M.; (US)
Agent: HUMPHREY, Thomas, W.; Wood, Herron & Evans, L.L.P. 2700 Carew Tower Cincinnati, OH 45202 (US)
Priority Data:
09/178,676 26.10.1998 US
Title (EN) SIMULATOR ARCHITECTURE
(FR) ARCHITECTURE DE SIMULATION
Abstract: front page image
(EN)A simulator particularly suited for simulating the hardware/software behavior of embedded systems. The architecture of the simulator permits the hardware and software systems to be modeled as modules (15) with well characterized behaviors. A concise module definition syntax is used to describe module behaviors, and a translator (150) operates upon the module to abstract operations of module behaviors at a level which does not require cycle-based, direct interaction of each module with the underlying simulation engine.
(FR)L'invention concerne un simulateur convenant, en particulier, pour la simulation du comportement équipement/logiciel de systèmes encastrés. L'architecture du simulateur permet aux systèmes d'équipement/ logiciel d'être réalisés sous forme de modules (15) de comportements caractéristiques bien déterminés. Une syntaxe de définition de module concise est utilisée pour décrire des comportements de modules, et un traducteur (150) fonctionne sur le module pour résumer des opérations de comportements de modules à un niveau ne nécessitant pas d'interaction directe à base de cycle de chaque module avec le moteur de simulation sous-jacent.
Designated States: AE, AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, CA, CH, CN, CR, CU, CZ, DE, DK, DM, EE, ES, FI, GB, GD, GE, GH, GM, HR, HU, ID, IL, IN, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MD, MG, MK, MN, MW, MX, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, TZ, UA, UG, UZ, VN, YU, ZA, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, SD, SL, SZ, TZ, UG, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)