Processing

Please wait...

Settings

Settings

Goto Application

1. WO2000022536 - AN INTEGRATED MULTIMEDIA SYSTEM

Publication Number WO/2000/022536
Publication Date 20.04.2000
International Application No. PCT/JP1999/005659
International Filing Date 14.10.1999
Chapter 2 Demand Filed 06.12.1999
IPC
G06F 13/10 2006.1
GPHYSICS
06COMPUTING; CALCULATING OR COUNTING
FELECTRIC DIGITAL DATA PROCESSING
13Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
10Program control for peripheral devices
G06F 13/12 2006.1
GPHYSICS
06COMPUTING; CALCULATING OR COUNTING
FELECTRIC DIGITAL DATA PROCESSING
13Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
10Program control for peripheral devices
12using hardware independent of the central processor, e.g. channel or peripheral processor
CPC
G06F 13/102
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
13Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
10Program control for peripheral devices
102where the programme performs an interfacing function, e.g. device driver
G06F 13/124
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
FELECTRIC DIGITAL DATA PROCESSING
13Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
10Program control for peripheral devices
12using hardware independent of the central processor, e.g. channel or peripheral processor
124where hardware is a sequential transfer control unit, e.g. microprocessor, peripheral processor or state-machine
G06T 15/005
GPHYSICS
06COMPUTING; CALCULATING; COUNTING
TIMAGE DATA PROCESSING OR GENERATION, IN GENERAL
153D [Three Dimensional] image rendering
005General purpose rendering architectures
Applicants
  • HITACHI, LTD. [JP]/[JP]
  • EQUATOR TECHNOLOGIES, INC. [US]/[US]
Inventors
  • BAKER, David
  • BASOGLU, Christopher
  • CUTLER, Benjamin
  • DEELEY, Richard
  • GERVASIO, Gregorio
  • KAWAGUCHI, Atsuo
  • KOJIMA, Keiji
  • LEE, Woobin
  • MIYAZAKI, Takeshi
  • MUNDKUR, Yatin
  • NAIK, Vinay
  • NISHIOKA, Kiyokazu
  • NOJIRI, Toru
  • O'DONNELL, John
  • PADALKAR, Sarang
Agents
  • TOMITA, Kazuko
Priority Data
09/172,28614.10.1998US
Publication Language English (en)
Filing Language English (EN)
Designated States
Title
(EN) AN INTEGRATED MULTIMEDIA SYSTEM
(FR) SYSTEME MULTIMEDIA INTEGRE
Abstract
(EN) An integrated multimedia system has a multimedia processor disposed in an integrated circuit. The system comprises a first host processor system which is coupled to the multimedia processor. A second local processor is disposed within the multimedia processor which controls the operation of the multimedia processor. A data transfer switch is disposed within the multimedia processor and coupled to the second processor which transfers data to various modules of the multimedia processor. A fixed function unit is disposed within the multimedia processor, coupled to the second processor and the data transfer switch and configured to perform three dimensional graphic operations. A data streamer is coupled to the data transfer switch, and configured to schedule simultaneous data transfers among a plurality of modules disposed within the multimedia processor in accordance with the corresponding channel allocations. An interface unit is coupled to the data streamer and has a plurality of input/output (I/O) device driver units. A multiplexer is coupled to the interface unit and provides access between a selected number of I/O device driver units and external I/O devices via output pins. A plurality of external I/O devices are coupled to the multimedia processor.
(FR) Cette invention se rapporte à un système multimédia intégré, qui comprend un processeur multimédia disposé dans un circuit intégré, ainsi qu'un premier système processeur central couplé au processeur multimédia. Un second processeur local est disposé dans le processeur multimédia et commande son fonctionnement. Un commutateur de transfert de données est disposé dans le processeur multimédia et couplé au second processeur et il transfère les données vers divers modules du processeur multimédia. Une unité de fonction fixe, disposée dans le processeur multimédia et couplée au second processeur et au commutateur de transfert de données, est configurée pour exécuter des opérations graphiques en trois dimensions. Un achemineur de données est couplé au commutateur de transfert de données et configuré pour programmer dans le temps les transferts de données simultanées parmi plusieurs modules disposés dans le processeur multimédia en fonction des attributions de canaux correspondantes. Une unité d'interface est couplée à l'achemineur de données et comporte plusieurs unités pilotes de périphériques d'entrée/sortie (E/S). Un multiplexeur est couplé à l'unité d'interface et permet l'accès entre un nombre sélectionné d'unités pilotes de périphériques E/S et des périphériques E/S externes via des broches de sortie. Plusieurs périphériques E/S externes sont couplés au processeur multimédia.
Latest bibliographic data on file with the International Bureau