WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1999043114) METHOD AND APPARATUS FOR SIGNAL RECEPTION, AND MEDIUM
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1999/043114    International Application No.:    PCT/JP1999/000734
Publication Date: 26.08.1999 International Filing Date: 19.02.1999
IPC:
H04L 25/02 (2006.01), H04L 25/03 (2006.01), H04L 27/26 (2006.01)
Applicants: SONY CORPORATION [JP/JP]; 7-35, Kitashinagawa 6-chome Shinagawa-ku Tokyo 141-0001 (JP) (For All Designated States Except US).
IKEDA, Yasunari [JP/JP]; (JP) (For US Only).
OKADA, Takahiro [JP/JP]; (JP) (For US Only)
Inventors: IKEDA, Yasunari; (JP).
OKADA, Takahiro; (JP)
Agent: MATSUKUMA, Hidemori; Shinjuku Building 8-1, Nishishinjuku 1-chome Shinjuku-ku Tokyo 160-0023 (JP)
Priority Data:
10/38309 20.02.1998 JP
Title (EN) METHOD AND APPARATUS FOR SIGNAL RECEPTION, AND MEDIUM
(FR) PROCEDE ET APPAREIL DE RECEPTION DE SIGNAUX ET SUPPORT ASSOCIE
Abstract: front page image
(EN)The intermediate frequency signals of OFDM signals received by a tuner (2) are multiplied by the carrier wave by multipliers (3 and 4) to generate OFDM signals of the base band. An FFT circuit (5) processes the OFDH signals of the base band and then supplies them to a pilot signal extraction circuit (8) and a division circuit (10) in an equalizer circuit (13). The pilot signals extracted by the pilot signal extraction circuit (8) are supplied to an interpolation filter (9). The amplitude and phase components of the interpolated pilot signals are supplied to the division circuit (10). The division circuit (l0) divides the signals input from the FFT circuit (5) by the amplitude and the phase received from the interpolation filter (9) and supplies the resulting signals to a demapping circuit (11). An FFT window circuit (6) detects the length of the guard interval from the outputs of the multipliers (3 and 4) and supplies it to a control circuit (21). In response to the received guard interval, the control circuit (21) controls the bandwidth of the interpolation filter (9) to restrict the deterioration of the equalization characteristic due to noise.
(FR)Les signaux à fréquence intermédiaire de signaux OFDM (multiplexage par répartition orthogonale de fréquence) reçus par un tuner (2) sur la porteuse sont multipliés par des multiplicateurs (3 et 4) pour produire des signaux OFDM de la bande de base. Un circuit de TRF (5) traite les signaux OFDM de la bande de base puis les transfert sur un circuit d'extraction (8) du signal pilote et sur le circuit diviseur (10) d'un circuit d'égalisation (13). Les signaux pilotes extraits par le circuit d'extraction (8) sont fournis à un filtre d'interpolation (9). Les composantes d'amplitude et de phase des signaux pilotes interpolés sont fournis au circuit diviseur (10) qui divise les signaux entrants du circuit de TRF (5) par l'amplitude et la phase reçues du filtre d'interpolation (9) puis transfert les signaux résultants sur un circuit de démappage (11). Un circuit créneau de TRF (6) mesure la longueur de l'intervalle de garde à partir des signaux de sortie des multiplicateurs (3 et 4) et la transfert sur un circuit de commande (21). En réponse à l'intervalle de garde reçu, le circuit (21) agit sur la largeur de bande du circuit d'interpolation (9) pour limiter la détérioration des caractéristiques d'égalisation due au bruit.
Designated States: KR, US.
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)