WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1999014940) MICROBUFFER USED IN SYNCHRONIZATION OF IMAGE DATA
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1999/014940    International Application No.:    PCT/US1998/018190
Publication Date: 25.03.1999 International Filing Date: 01.09.1998
Chapter 2 Demand Filed:    24.03.1999    
IPC:
H04N 5/073 (2006.01), H04N 5/45 (2011.01)
Applicants: MICROSOFT CORPORATION [US/US]; One Microsoft Way Redmond, WA 98052-6399 (US)
Inventors: FRIES, Robert, M.; (US).
KEAM, Nigel, S.; (US)
Agent: ANDERSON, Ronald, M.; Law Offices of Ronald M. Anderson Suite 507 600 - 108th Avenue N.E. Bellevue, WA 98004 (US)
Priority Data:
08/928,277 12.09.1997 US
Title (EN) MICROBUFFER USED IN SYNCHRONIZATION OF IMAGE DATA
(FR) MICRO-MEMOIRE TAMPON UTILISEE POUR LA SYNCHRONISATION DE DONNEES D'IMAGE
Abstract: front page image
(EN)Line buffer circuitry for scaling video input signals and for synchronizing the input signals and composite output signals. Image data and timing signals from the input signals are applied to a capture engine (VCE). During scaling, the VCE combines a number of successive scan lines to produce scaled scan line data for use by a composition engine (76) in producing the composite image. A CPU (60) controls values in a frequency register (134) and an output register (132) to determine a clock frequency. Timing circuitry (142, 130) produces output sync signals in response to the clock. By adjusting values in the registers (132, 134), the CPU (60) controls the rate at which the scaled video is synchronized with the input signal following a video source transition. Preference is given to the stability of the digital signal portion of the composite image or the scaled video data.
(FR)L'invention concerne un circuit de mémoire tampon de ligne permettant de changer l'échelle des signaux d'entrée vidéo et de synchroniser les signaux d'entrée et les signaux de sortie composites. Des données d'image et des signaux de synchronisation des signaux d'entrée sont appliqués à un moteur d'acquisition (VCE). Lors du changement d'échelle, le VCE combine un certain nombre de lignes de balayage pour produire des données de lignes de balayage successives à nouvelle échelle pouvant être utilisées par un moteur de composition (76) pour la production de l'image composite. Une UC (60) gère des valeurs dans un registre de fréquences (134) et un registre de sortie (132) de façon à déterminer une fréquence de signal d'horloge. Un circuit de temporisation (142, 130) produit des signaux de synchronisation de sortie d'après l'horloge. La définition des valeurs dans les registres (132, 134) permet à l'UC (60) de commander la cadence de synchronisation de la vidéo à nouvelle échelle avec le signal de sortie suite à une transition de la source vidéo. L'invention privilégie la stabilité de la partie signal numérique de l'image composite ou des données vidéo à nouvelle échelle.
Designated States: CA, JP.
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Publication Language: English (EN)
Filing Language: English (EN)