WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1999014850) A COMPENSATED $g(D)$g(S) CONTROLLED PHASE LOCKED LOOP MODULATOR
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1999/014850    International Application No.:    PCT/SE1998/001570
Publication Date: 25.03.1999 International Filing Date: 04.09.1998
IPC:
H03C 3/09 (2006.01), H03L 7/197 (2006.01)
Applicants: TELEFONAKTIEBOLAGET LM ERICSSON (publ) [SE/SE]; S-126 25 Stockholm (SE)
Inventors: ERIKSSON, Håkan, Bengt; (SE).
GUSTAFSSON, Kjell; (SE).
LINDQUIST, Björn; (SE)
Agent: ERICSSON MOBILE COMMUNICATIONS AB; Patent Unit S-164 80 Stockholm (SE)
Priority Data:
08/931,302 16.09.1997 US
Title (EN) A COMPENSATED $g(D)$g(S) CONTROLLED PHASE LOCKED LOOP MODULATOR
(FR) MODULATEUR COMPENSE A BOUCLE PLL COMMANDE EN $g(D)$g(S)
Abstract: front page image
(EN)A $g(D)$g(S) controlled phase locked loop modulation is used with limited oversampling factors while fulfilling the spectrum and/or phase noise requirements on the modulation in the phase locked loop. By filtering the quantization noise sufficiently then compensating for the distortion of the modulation at the input of the $g(D)$g(S) modulator, the required oversampling factor of the $g(D)$g(S) controlled phase locked loop modulators can be reduced without loss of performance. The distortion is mitigated by performing a compensation at the input to the $g(D)$g(S) modulator. The noise reduction obtained by lowering the bandwidth of the phase locked loop can then be traded to reduce the oversampling factor.
(FR)Une modulation à boucle PLL commandée en $g(D)$g(S) est utilisée avec des facteurs de suréchantillonnage limités tout en satisfaisant aux spécifications de spectre et/ou de bruits de phase de modulation dans la boucle PLL. Par la filtration du bruit de quantification corrigeant suffisamment la distorsion de la modulation à l'entrée du modulateur en $g(D)$g(S), le facteur de suréchantillonnage requis du modulateur en boucle PLL commandé en $g(D)$g(S) peut être réduit sans perte de performances. La distorsion est atténuée par une compensation effectuée à l'entrée du modulateur en $g(D)$g(S). La réduction de bruit obtenue par abaissement de la largeur de bande de la boucle PLL peut ensuite être exploitée pour réduire le facteur de suréchantillonnage.
Designated States: AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, CA, CH, CN, CU, CZ, DE, DK, EE, ES, FI, GB, GE, GH, GM, HR, HU, ID, IL, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MD, MG, MK, MN, MW, MX, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, UA, UG, UZ, VN, YU, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, SD, SZ, UG, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)