WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1999005606) METHOD AND APPARATUS FOR TERMINATING A BUS AT A DEVICE INTERFACE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1999/005606    International Application No.:    PCT/US1998/015541
Publication Date: 04.02.1999 International Filing Date: 27.07.1998
Chapter 2 Demand Filed:    19.02.1999    
IPC:
G06F 13/40 (2006.01)
Applicants: LSI LOGIC CORPORATION [US/US]; 1551 McCarthy Boulevard Milpitas, CA 95035 (US)
Inventors: CALDWELL, Barry, E.; (US).
ROSS, Christopher, B.; (US)
Agent: ROSS, Gary; Patent Law Dept. LSI Logic Corporation 1551 McCarthy Boulevard MS: D-106 Milpitas, CA 95035 (US)
Priority Data:
08/901,273 28.07.1997 US
Title (EN) METHOD AND APPARATUS FOR TERMINATING A BUS AT A DEVICE INTERFACE
(FR) PROCEDE ET APPAREIL SERVANT A EFFECTUER UNE TERMINAISON DE BUS A UNE INTERFACE DE DISPOSITIF
Abstract: front page image
(EN)A method for automatically terminating a bus (23) that is dependent upon whether devices (44, 46, 48, 50, 52, 54, 56) are coupled to ports (38, 40, 42) of a device interface is disclosed. The method includes the steps of (a) generating a first sensing voltage having a voltage level equal to one of at least three levels; (b) generating a first control voltage having a fourth level when the voltage level of the first sensing voltage has a first predetermined logical relationship to a first reference voltage; and (c) terminating a first plurality of lines of the bus at the device interface when the first control voltage is equal to the fourth level. An apparatus suitable for implementing the above method is also disclosed.
(FR)L'invention concerne un procédé servant à effectuer automatiquement une terminaison de bus (23), qui dépend du couplage de dispositifs (44, 46, 48, 50, 52, 54, 56) à des ports (38, 40, 42) d'une interface de dispositif. Le procédé comporte les étapes consistant à (a) produire une première tension de détection présentant un niveau de tension égal à un niveau sélectionné dans un groupe constitué d'au moins trois niveaux; (b) produire une première tension de commande présentant un quatrième niveau lorsque le niveau de tension de la première tension de détection présente un premier rapport logique prédéterminé par rapport à une première tension de référence; et (c) effectuer la terminaison d'un premier ensemble de lignes du bus à l'interface de dispositif lorsque la première tension de commande est égale au quatrième niveau. Un appareil permettant de mettre en oeuvre ce procédé est également décrit.
Designated States: AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, CA, CH, CN, CU, CZ, DE, DK, EE, ES, FI, GB, GE, GH, GM, HR, HU, ID, IL, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MD, MG, MK, MN, MW, MX, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, UA, UG, UZ, VN, YU, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, SD, SZ, UG, ZW)
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, GW, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)