Search International and National Patent Collections
Some content of this application is unavailable at the moment.
If this situation persists, please contact us atFeedback&Contact
1. (WO1998052267) INRUSH CURRENT CONTROL CIRCUITRY
Latest bibliographic data on file with the International Bureau

Pub. No.: WO/1998/052267 International Application No.: PCT/US1998/009585
Publication Date: 19.11.1998 International Filing Date: 12.05.1998
IPC:
H02H 9/00 (2006.01)
H ELECTRICITY
02
GENERATION, CONVERSION, OR DISTRIBUTION OF ELECTRIC POWER
H
EMERGENCY PROTECTIVE CIRCUIT ARRANGEMENTS
9
Emergency protective circuit arrangements for limiting excess current or voltage without disconnection
Applicants:
SONY TRANSCOM INC. [US/US]; 1833 Alton Avenue Irvine, CA 92714, US
Inventors:
NINH, Loi; US
FERGUSON, Bruce, R.; US
ISHIDA, Roy, I.; US
Agent:
MILLER, Jerry, A. ; 1 Sony Drive, MD T1-1 Park Ridge, NJ 07656, US
Priority Data:
08/856,26414.05.1997US
Title (EN) INRUSH CURRENT CONTROL CIRCUITRY
(FR) CIRCUIT DE REGULATION DES APPELS DE COURANT
Abstract:
(EN) A power supply inrush current control circuit includes a parallel circuit comprising a current-limiting resistor connected in series with a first relay (1), with a second relay (2) connected in parallel to this series connection. A power factor correction stage (PFC) is connected in series with the parallel circuit. A holdup capacitor and a DC/DC converter are connected to the output of the power factor correction stage (PFC). First, second and third timers (T1, T2 and T3) are connected in series, and are respectively connected to the second relay (2), the power factor correction stage (PFC), and the DC/DC converter. Upon energization of the power supply by an AC voltage source, the first relay (1) is activated so as to connect the current-limiting resistor to the AC source, and after a delay, the second relay (2) is activated by the first timer (T1) so as to short out the current-limiting resistor.
(FR) L'invention concerne un circuit de régulation des appels de courant d'une source d'alimentation, qui comprend un circuit parallèle comportant une résistance de limitation du courant connectée en série avec un premier relais (1), et un second relais (2), connecté en parallèle avec ladite connexion en série. Un module de correction du facteur de puissance (PFC) est connecté en série avec le circuit parallèle. Un condensateur de maintien et un convertisseur continu-continu sont connectés à la sortie du module de correction du facteur de puissance (PFC). Un premier, un second et un troisième minuteur (T1, T2, T3), connectés en série, sont connectés respectivement au second relais (2), au module de correction (PFC) et au convertisseur. Après excitation de la source d'alimentation par une source de tension alternative, le premier relais (1) est activé de façon à connecter la résistance de limitation de courant à la source de courant alternatif, puis, avec un certain retard, le second relais (2) est activé par le premier minuteur (T1) de façon à court-circuiter la résistance.
front page image
Designated States: AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, CA, CH, CN, CU, CZ, DE, DK, EE, ES, FI, GB, GE, GH, GM, GW, HU, ID, IL, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MD, MG, MK, MN, MW, MX, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, UA, UG, UZ, VN, YU, ZW
African Regional Intellectual Property Organization (ARIPO) (GH, GM, KE, LS, MW, SD, SZ, UG, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, CH, CY, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, ML, MR, NE, SN, TD, TG)
Publication Language: English (EN)
Filing Language: English (EN)
Also published as:
JP2000514999 AU1998074802