WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1998033266) A METHOD AND DEVICE FOR POWER CONVERSION
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1998/033266    International Application No.:    PCT/SE1998/000059
Publication Date: 30.07.1998 International Filing Date: 15.01.1998
Chapter 2 Demand Filed:    18.08.1998    
IPC:
H02M 3/158 (2006.01), H03K 17/0814 (2006.01)
Applicants: TELEFONAKTIEBOLAGET LM ERICSSON (publ) [SE/SE]; S-126 25 Stockholm (SE)
Inventors: SAHLSTRÖM, Thomas; (SE).
THORÉN, Christer; (SE)
Agent: ERICSSON COMPONENTS AB; Dept. for Intellectual Property Rights, S-164 81 Stockholm (SE)
Priority Data:
9700210-9 24.01.1997 SE
Title (EN) A METHOD AND DEVICE FOR POWER CONVERSION
(FR) PROCEDE ET DISPOSITIF DE CONVERSION DE PUISSANCE
Abstract: front page image
(EN)As a front end power factor correction circuit in a rectifier a boost conversion topology is often used. A great problem with this topology is the rectifier diode. This diode must be of a high voltage type in a boost application and will therefore have a large reverse-recovery current before it will block the voltage. This current may cause large losses. With the solution according to the invention care will be taken to the recovery current in a more effective way than any earlier solution has obtained. The proposed circuit comprises essentially a boost circuit, where a main and first inductor L1 (3) and a main and first diode D1 (4) are connected in series from an input to an output and a main and first capacitor C1 (5) from an output to ground. A main and first transistor M1 (1) is connected from between the first inductor L1 (3) and the first diode D1 (4) to ground. An auxiliary and second inductor L11 (6), a second diode D11 (7) and a second transistor M11 (2) are connected in series from between the first inductor L1 (3) and the first diode D1 (4) to ground. Two other diodes a third and fourth diode D12 (10), D13 (9) are connected in series from between the second diode D11 (7) and the second transistor M11 (2) to the output.
(FR)On utilise généralement la topologie d'un convertisseur élévateur de tension comme circuit correcteur du facteur de puissance frontale dans un redresseur. La diode de redressement constitue le point faible de cette topologie. Dans une application à élévation de tension, cette diode doit être de type à haute tension et a un courant inverse de rétablissement élevé avant de bloquer la tension. Or ce courant peut provoquer d'importantes pertes. L'invention propose d'accorder au courant de rétablissement une plus grande importance que ne l'on fait les solutions actuelles. Le circuit proposé comprend essentiellement un circuit amplificateur dans lequel un premier inducteur L1 (3), inducteur principal, et une première diode D1 (4), diode principale, sont connectés en série entre une entrée et une sortie tandis qu'un premier condensateur C1 (5) est connecté entre une sortie et la terre. Un premier transistor M1 (1), transistor principal, est connecté entre un point, situé entre le premier inducteur L1 (3) et la première diode D1 (4), et la terre. Un second inducteur L11 (6), inducteur auxiliaire, une seconde diode D11 (7) et un second transistor M11 (2) sont connectés en série entre un point, situé entre le premier inducteur L1 (3) et la première diode D1 (4), et la terre. Deux autres diodes, une troisième D12 (10) et une quatrième D13 (9) sont connectées en série depuis un point, situé entre la seconde diode D11 (7) et le second transistor M11 (2), et la sortie.
Designated States: AL, AM, AT, AU, AZ, BA, BB, BG, BR, BY, CA, CH, CN, CU, CZ, DE, DK, EE, ES, FI, GB, GE, GH, GM, GW, HU, ID, IL, IS, JP, KE, KG, KP, KR, KZ, LC, LK, LR, LS, LT, LU, LV, MD, MG, MK, MN, MW, MX, NO, NZ, PL, PT, RO, RU, SD, SE, SG, SI, SK, SL, TJ, TM, TR, TT, UA, UG, UZ, VN, YU, ZW.
African Regional Intellectual Property Organization (GH, GM, KE, LS, MW, SD, SZ, UG, ZW)
Eurasian Patent Organization (AM, AZ, BY, KG, KZ, MD, RU, TJ, TM)
European Patent Office (AT, BE, CH, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
African Intellectual Property Organization (BF, BJ, CF, CG, CI, CM, GA, GN, ML, MR, NE, SN, TD, TG).
Publication Language: English (EN)
Filing Language: English (EN)