WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1998032219) METHOD AND CIRCUIT CONFIGURATION FOR PRODUCING SINUSOIDAL/COSINUSOIDAL OSCILLATIONS
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1998/032219    International Application No.:    PCT/DE1997/002922
Publication Date: 23.07.1998 International Filing Date: 17.12.1997
Chapter 2 Demand Filed:    30.07.1998    
IPC:
G06G 7/22 (2006.01), H03B 19/00 (2006.01), H03B 28/00 (2006.01)
Applicants: DEUTSCHE TELEKOM AG [DE/DE]; Friedrich-Ebert-Allee 140, D-53113 Bonn (DE) (For All Designated States Except US).
HUBER, Klaus [DE/DE]; (DE) (For US Only)
Inventors: HUBER, Klaus; (DE)
Agent: RUDOLPH, Wolfgang; Haydnstrasse 29, D-71065 Sindelfingen (DE)
Priority Data:
197 01 068.7 15.01.1997 DE
Title (DE) VERFAHREN UND SCHALTUNGSANORDNUNG ZUR ERZEUGUNG VON SINUS-/COSINUSSCHWINGUNGEN
(EN) METHOD AND CIRCUIT CONFIGURATION FOR PRODUCING SINUSOIDAL/COSINUSOIDAL OSCILLATIONS
(FR) PROCEDE ET CONFIGURATION DE CIRCUITS POUR LA GENERATION D'OSCILLATIONS SINUSOIDALES/COSINUSOIDALES
Abstract: front page image
(DE)Es wird anhand eines Verfahrens und von Schaltungsanordnungen beschrieben, wie sich mit Hilfe der Tschebyscheffschen Polynome auf universelle Weise Frequenzvervielfacher sowie Sinus-/Cosinusgeneratoren aufbauen lassen, das heißt Schaltungen, die man in der Nachrichtentechnik häufig benötigt. Eine Reihe von Tschebyscheffmodulen sowie diverse Multiplizierer und Summierer werden in einem integrierten Schaltkreis realisiert, der dann je nach äußerer Verdrahtung die unterschiedlichsten Funktionen ausführt. Als weitere Funktionen, die mit solch einem Chip technisch leicht realisierbar sind, werden die Synthese beliebiger Funktionsverläufe durch Darstellung der Funktion mittels einer Tschebyscheff Reihe und die Verwendung von Tn(x) als Verstärker mit dem Verstärkungsfaktor n für sin(nx)$m(K)nx, und ungerades n angegeben.
(EN)The present invention relates to a method and a circuit configuration enabling, using the Tchebycheff polynoms, the construction in an universal way of frequency multipliers as well as sine/cosine oscillators, i.e. circuits often needed in the communication technology. A series of Tchebycheff modules as well as various multipliers and summing elements are realized in an integrated circuit, which then executes the most various functions, depending on the external wiring. Among the additional functions indicated which are technically not easy to realize with such a chip, the following can be mentionned: the synthesis of all function plotting through the representation by the Tchebycheff series, the use of Tn(x) as an amplifier with the amplifying factor n for sin(nx)$m(K)nx, as well as the odd value of n.
(FR)La présente invention porte sur un procédé et une configuration de circuits permettant, à l'aide des polynomes de Tchebycheff, de construire de manière universelle des multiplicateurs de fréquence ainsi que des oscillateurs sinus/cosinus, c'est-à-dire des circuits dont on a souvent besoin dans la technique des télécommunications. Une série de modules de Tchebycheff ainsi que divers multiplicateurs et éléments d'addition sont réalisés dans un circuit intégré, qui exécute ensuite les fonctions les plus diverses, en fonction du câblage extérieur. Autres fonctions supplémentaires indiquées qui ne sont pas techniquement faciles à réaliser avec une puce de ce type: la synthèse de tous tracés de fonctions en recourant à la représentation par la série de Tchebycheff, l'utilisation de Tn(x) en tant qu'amplicateur avec le facteur d'amplification n pour sin(nx)$m(K)nx, ainsi que l'impair de n.
Designated States: CA, JP, NO, US.
European Patent Office (AT, BE, CH, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Publication Language: German (DE)
Filing Language: German (DE)