WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1998029838) TILED LINEAR HOST TEXTURE STORAGE
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1998/029838    International Application No.:    PCT/US1997/023910
Publication Date: 09.07.1998 International Filing Date: 24.12.1997
Chapter 2 Demand Filed:    10.07.1998    
IPC:
G06F 12/08 (2006.01), G06T 1/00 (2006.01), G06T 1/20 (2006.01), G06T 15/04 (2011.01)
Applicants: CIRRUS LOGIC, INC. [US/US]; 3100 West Warren Avenue, Fremont, CA 94538-6419 (US)
Inventors: WILDE, Daniel, P.; (US).
MCDONALD, Timothy, J.; (US)
Agent: SHAW, Steven, A.; Cirrus Logic, Inc., 3100 West Warren Avenue, M/S 521, Fremont, CA 94538-6419 (US)
Priority Data:
08/773,921 30.12.1996 US
Title (EN) TILED LINEAR HOST TEXTURE STORAGE
(FR) STOCKAGE DE TEXTURE DANS UNE MEMOIRE HOTE A ADRESSAGE LINEAIRE ET ORGANISEE EN PAVES
Abstract: front page image
(EN)A process and implementing computer system for graphics applications in which polygon information, including transparency, color and other polygon characteristics, is organized, stored and transferred in terms of areas or tiled blocks of information in a matrix configuration. The polygon bytes of texel information are organized in an exemplary 8X8 matrix row and column format in the graphics subsystem for improved cache-hit efficiency and translated to and from the linear addressing scheme of a host storage device when the host storage is accessed to refill the graphics cache. The bytes comprising the memory tiles of polygon information are arranged such that a complete tile of information is transferred in one burst-mode host memory access to minimize normal multi-line access arbitration and other typical access delays.
(FR)L'invention concerne un procédé permettant de mettre en oeuvre un système informatique pour applications graphiques, dans lequel des informations relatives aux polygones, notamment la transparence, la couleur, et d'autres caractéristiques relatives aux polygones, sont organisées, mémorisées, et transférées sous forme de zones ou de pavés d'informations juxtaposés dans une matrice. Les octets des informations 'texel' (éléments de texture) relatifs aux polygones sont organisés suivant un format matriciel à lignes et colonnes de type 8 sur 8, dans le sous-système graphique, ce qui permet d'obtenir une lecture plus efficace dans l'antémémoire. Ces octets sont ensuite translatés vers ou depuis le système d'adressage linéaire d'une mémoire hôte, lorsqu'on accède à cette mémoire hôte pour remplir l'antémémoire graphique. Les octets comprenant les pavés mémoire d'informations relatives aux polygones en mémoire sont arrangés de manière à ce qu'un pavé complet d'informations soit transféré en un seul accès à la mémoire hôte en mode rafale, afin de minimiser l'arbitrage d'accès multiligne et les délais d'accès classiques.
Designated States: CA, CN, IL, JP, KR, SG.
European Patent Office (AT, BE, CH, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Publication Language: English (EN)
Filing Language: English (EN)