WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1998028735) OPTICAL RECORDING METHOD AND OPTICAL RECORDER
Latest bibliographic data on file with the International Bureau   

Pub. No.: WO/1998/028735 International Application No.: PCT/JP1997/004663
Publication Date: 02.07.1998 International Filing Date: 17.12.1997
Chapter 2 Demand Filed: 05.03.1998
IPC:
G11B 7/00 (2006.01) ,G11B 20/10 (2006.01) ,G11B 7/0045 (2006.01) ,G11B 7/125 (2012.01) ,G11B 7/0055 (2006.01)
Applicants: FURUKAWA, Shigeaki[JP/JP]; JP (UsOnly)
NISHIUCHI, Kenichi[JP/JP]; JP (UsOnly)
KAMIOKA, Yuuichi[JP/JP]; JP (UsOnly)
ODA, Norifumi[JP/JP]; JP (UsOnly)
MATSUSHITA ELECTRIC INDUSTRIAL CO., LTD.[JP/JP]; 1006-banchi Oaza-Kadoma Kadoma-shi Osaka 571, JP (AllExceptUS)
Inventors: FURUKAWA, Shigeaki; JP
NISHIUCHI, Kenichi; JP
KAMIOKA, Yuuichi; JP
ODA, Norifumi; JP
Agent: IKEUCHI, Hiroyuki ; Umeda Plaza Building, Suite 401 3-25, Nishitenma 4-chome Kita-ku Osaka-shi Osaka 530, JP
Priority Data:
8/34101420.12.1996JP
Title (EN) OPTICAL RECORDING METHOD AND OPTICAL RECORDER
(FR) PROCEDE D'ENREGISTREMENT OPTIQUE ET DISPOSITIF D'ENREGISTREMENT OPTIQUE
Abstract:
(EN) An optical recorder which has a basic pulse generating unit (60) which includes a leading end pulse generating circuit (2), a burst gate generating circuit (4) and a trailing end pulse generating circuit (6), a data length detection unit (61) which includes a front mark detection circuit (40), a front space detection circuit (41), a record mark detection circuit (42), a rear space detection circuit (43) and a rear mark detection circuit (44), a timing control unit (62) which includes a leading end pulse selection circuit (14), a leading end starting position setting circuit (15), a leading end pulse delay circuit (19), a trailing end pulse selection circuit (21), a trailing end starting position setting circuit (35) and a trailing end pulse delay circuit (25), a pulse synthesizing unit (63) which includes an AND gate (27) and an OR gate (36) and a laser driving unit (54) which includes an erasing current source (32), a recording current source (33) and a switch (34).
(FR) Dispositif d'enregistrement optique comprenant une unité de génération d'impulsions de base (60) qui comprend un circuit de génération d'impulsions d'amorce d'extrémité (2), un circuit de déclenchement du signal de salve (4) et un circuit de génération d'impulsions de queue (6), une unité de détection de longueur de données (61) qui comporte un circuit de détection de marque frontale (40), un circuit de détection d'espace frontal (41), un circuit de détection de marque d'enregistrement (42), un circuit de détection d'espace arrière (43) et un circuit de détection de marque arrière (44), une unité de commande de synchronisation (62) qui comprend un circuit de sélection d'amorce (14), un circuit de réglage de la position de début d'amorce (15), un circuit à retard d'impulsions d'amorce (19), un circuit de sélection d'impulsions de queue (21), un circuit de réglage de position de départ de queue (35) et un circuit à retard d'impulsions de queue (25), une unité de synthèse d'impulsions (63) qui comprend une porte ET (27) et une porte OU (36) et un émetteur laser (54) qui comprend une source de courant d'effacement (32), une source de courant d'enregistrement (33) et un commutateur (34).
Designated States: CN, ID, JP, KR, SG, US, VN
European Patent Office (EPO) (AT, BE, CH, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE)
Publication Language: Japanese (JA)
Filing Language: Japanese (JA)