Processing

Please wait...

Settings

Settings

Goto Application

1. WO1998024202 - APPARATUS AND METHOD FOR BLOCK PHASE ESTIMATION

Publication Number WO/1998/024202
Publication Date 04.06.1998
International Application No. PCT/US1997/020499
International Filing Date 10.11.1997
Chapter 2 Demand Filed 01.06.1998
IPC
H03D 3/00 2006.1
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
3Demodulation of angle-modulated oscillations
H04L 27/00 2006.1
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
27Modulated-carrier systems
H04L 27/233 2006.1
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
27Modulated-carrier systems
18Phase-modulated carrier systems, i.e. using phase-shift keying
22Demodulator circuits; Receiver circuits
233using non-coherent demodulation
CPC
H03D 3/006
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
3Demodulation of angle-, ; frequency- or phase-; modulated oscillations
006by sampling the oscillations and further processing the samples, e.g. by computing techniques
H03D 3/007
HELECTRICITY
03BASIC ELECTRONIC CIRCUITRY
DDEMODULATION OR TRANSFERENCE OF MODULATION FROM ONE CARRIER TO ANOTHER
3Demodulation of angle-, ; frequency- or phase-; modulated oscillations
007by converting the oscillations into two quadrature related signals
H04L 2027/003
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
27Modulated-carrier systems
0014Carrier regulation
0024at the receiver end
0026Correction of carrier offset
003at baseband only
H04L 2027/0046
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
27Modulated-carrier systems
0014Carrier regulation
0044Control loops for carrier regulation
0046Open loops
H04L 2027/0067
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
27Modulated-carrier systems
0014Carrier regulation
0044Control loops for carrier regulation
0063Elements of loops
0067Phase error detectors
H04L 2027/0069
HELECTRICITY
04ELECTRIC COMMUNICATION TECHNIQUE
LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
27Modulated-carrier systems
0014Carrier regulation
0044Control loops for carrier regulation
0063Elements of loops
0069Loop filters
Applicants
  • SCIENTIFIC-ATLANTA, INC. [US]/[US]
Inventors
  • MONTREUIL, Leo
Agents
  • MASSARONI, Kenneth, M.
Priority Data
08/749,02514.11.1996US
Publication Language English (en)
Filing Language English (EN)
Designated States
Title
(EN) APPARATUS AND METHOD FOR BLOCK PHASE ESTIMATION
(FR) APPAREIL ET PROCEDE D'ESTIMATION DE PHASE DANS DES BLOCS
Abstract
(EN) A block phase estimator (102) includes a phase averaging circuit (80). A first embodiment of the phase averaging circuit (80) includes a phase differencing circuit (82) coupled to an averager input (80), a first modulo circuit (84) coupled to the phase differencing circuit (82), a filter (86) coupled to the first modulo circuit (86), and a summation circuit (88) having a positive input and a negative input, the positive input being coupled to the averager input (80), the negative input being coupled to the filter (86). The phase averaging circuit (80) further includes a second modulo circuit (89) coupled to the summation circuit (88). An alternative embodiment of the phase averaging circuit (fig. 11) includes a delay line (112) having a plurality of taps (114) coupled to an averager input (116) and a plurality of first subtractor circuits (118), a first input of each first subtractor circuit (118) being coupled to the averager input (116), a second input of each first subtractor circuit (118) being coupled to a corresponding tap (114) of the plurality of taps (114).
(FR) L'invention concerne un estimateur de phase dans des blocs qui comprend un circuit de moyennage de phase. Un premier mode de réalisation dudit circuit comprend un circuit de différenciation de phase couplé à une entrée de moyennage, un premier circuit modulo couplé audit circuit de différenciation de phase, un filtre couplé au premier circuit modulo, et un circuit de sommation présentant une entrée positive et une entrée négative, ladite entrée positive étant couplée à l'entrée de moyennage et ladite entrée négative étant couplée au filtre. Le circuit de moyennage de phase comprend également un second circuit modulo couplé au circuit de sommation. Un autre mode de réalisation de ce circuit de moyennage comprend une ligne à retard, qui présente une multiplicité de prises couplées à une entrée de moyennage, et une multiplicité de premiers circuits soustracteurs, une première entrée de chaque premier circuit soustracteur étant couplée à l'entrée de moyennage, et une seconde entrée de chaque premier circuit soustracteur étant couplée à une prise correspondante de la multiplicité de prises. Une multiplicité de premiers circuits modulo est couplée à la multiplicité de premiers circuits soustracteurs, chaque premier circuit modulo étant couplé à un premier circuit soustracteur correspondant. Un circuit de sommation est couplé à tous les premiers circuits modulo, et un circuit diviseur est couplé au circuit de sommation. Le circuit de moyennage comprend également un second circuit soustracteur, une première entrée du second circuit soustracteur étant couplée à l'entrée de moyennage, et une seconde entrée du second circuit soustracteur étant couplée au circuit diviseur.
Latest bibliographic data on file with the International Bureau