WIPO logo
Mobile | Deutsch | Español | Français | 日本語 | 한국어 | Português | Русский | 中文 | العربية |
PATENTSCOPE

Search International and National Patent Collections
World Intellectual Property Organization
Search
 
Browse
 
Translate
 
Options
 
News
 
Login
 
Help
 
Machine translation
1. (WO1998013755) READ CROSSBAR ELIMINATION IN A VLIW PROCESSOR
Latest bibliographic data on file with the International Bureau   

Pub. No.:    WO/1998/013755    International Application No.:    PCT/IB1997/001152
Publication Date: 02.04.1998 International Filing Date: 25.09.1997
IPC:
G06F 9/30 (2006.01), G06F 9/38 (2006.01), H04L 7/00 (2006.01)
Applicants: PHILIPS ELECTRONICS N.V. [NL/NL]; Groenewoudseweg 1, NL-5621 BA Eindhoven (NL).
PHILIPS NORDEN AB [SE/SE]; Kottbygatan 7, Kista, S-164 85 Stockholm (SE) (SE only)
Inventors: JACOBS, Eino; (NL).
ANG, Michael; (NL)
Agent: DE HAAS, Laurens, J.; Internationaal Octrooibureau B.V., P.O. Box 220, NL-5600 AE Eindhoven (NL)
Priority Data:
60/027,097 25.09.1996 US
08/909,273 11.08.1997 US
Title (EN) READ CROSSBAR ELIMINATION IN A VLIW PROCESSOR
(FR) SUPPRESSION DES 'READ CROSSBAR' DANS UN PROCESSEUR VLIW
Abstract: front page image
(EN)A VLIW processor comprising: a plurality of functional units, an instruction issue register with several issue slots, a multi port register file having a plurality of read ports for supplying operands to the functional units and a coupling circuit between said read ports and functional units. The feature of the invention is that the coupling circuit is arranged to provide only a restricted set of connections, whereby a functional unit may receive operands only from a restricted number of read ports.
(FR)L'invention porte sur un processeur VLIW comprenant: une pluralité d'unités fonctionnelles, un registre d'émission d'instructions à plusieurs emplacements d'émission, dun fichier registre à accès de lecture qui fournissent des opérandes aux unités fonctionnelles et un circuit de couplage entre lesdits ports de lecture et les unités fonctionnelles. L'invention se caractérise par le fait que le circuit de couplage est disposé de façon à ne fournir qu'un ensemble limité de connections, de telle sorte qu'une unité fonctionnelle ne peut recevoir des opérandes que d'un nombre limité d'accès de lecture.
Designated States: JP.
European Patent Office (AT, BE, CH, DE, DK, ES, FI, FR, GB, GR, IE, IT, LU, MC, NL, PT, SE).
Publication Language: English (EN)
Filing Language: English (EN)